用VerilogHDL实现基本JPEG编码器主体电路
摘要 | 第1-7页 |
ABSTRACT | 第7-10页 |
第1章 绪论 | 第10-13页 |
·引言 | 第10-11页 |
·发展情况和研究现状 | 第11-12页 |
·本文相关工作 | 第12页 |
·论文组织结构 | 第12-13页 |
第2章 集成电路设计基础 | 第13-24页 |
·集成电路设计流程 | 第13-15页 |
·系统设计流程 | 第13页 |
·可编程(专用)集成电路设计流程 | 第13-15页 |
·设计语言、软件和工具 | 第15-18页 |
·硬件描述语言 | 第15页 |
·设计中软件和工具 | 第15页 |
·可编程相关知识 | 第15-18页 |
·电路设计技巧 | 第18-24页 |
·同步设计 | 第18-22页 |
·总线争抢 | 第22页 |
·阻塞和非阻塞赋值 | 第22-23页 |
·多时钟域处理和时钟切换 | 第23页 |
·可综合设计和设计测试 | 第23-24页 |
第3章 图像处理及JPEG编码知识 | 第24-35页 |
·图像处理基础知识 | 第24-25页 |
·图像获取和表达 | 第24页 |
·图像数字化 | 第24页 |
·数字图像描述 | 第24-25页 |
·图像质量评价和图像格式 | 第25页 |
·JPEG压缩方法 | 第25-35页 |
·彩色空间转换 | 第25-27页 |
·离散余弦变换(DCT) | 第27页 |
·量化 | 第27-28页 |
·编码模式 | 第28-34页 |
·JPEG文件格式 | 第34-35页 |
第4章 编码器主体模块实现 | 第35-70页 |
·主体结构设计思想 | 第35-37页 |
·二维离散余弦变换(2D-DCT)实现 | 第37-57页 |
·AA&N算法描述 | 第39-43页 |
·DCT硬件实现 | 第43-57页 |
·量化 | 第57-59页 |
·ZIG-ZAG扫描模块 | 第59-62页 |
·无失真变长编码(VLC)模块 | 第62-66页 |
·DPCM模块设计 | 第62-63页 |
·RLC模块设计 | 第63-64页 |
·分类对应模块 | 第64-65页 |
·Huffman编码模块 | 第65-66页 |
·数据打包模块 | 第66-70页 |
结论 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-75页 |
攻读硕士学位期间发表的论文 | 第75-76页 |
附录 | 第76-84页 |