摘要 | 第1-3页 |
Abstract | 第3-6页 |
引言 | 第6-7页 |
1 绪论 | 第7-10页 |
·课题研究背景与意义 | 第7页 |
·国内外研究现状与进展 | 第7-8页 |
·本论文的工作与内容安排 | 第8-10页 |
2 射频功率放大器非线性分析及数字预失真技术 | 第10-16页 |
·射频功率放大器的非线性 | 第10-13页 |
·功率放大器的非线性分析 | 第10-11页 |
·功率放大器记忆效应和动态行为模型 | 第11-13页 |
·数字预失真线性化技术 | 第13-15页 |
·基带数字预失真技术 | 第14页 |
·射频数字预失真技术 | 第14-15页 |
·本章小结 | 第15-16页 |
3 数字预失真器 | 第16-21页 |
·记忆多项式数字预失真器 | 第16-17页 |
·Hammerstein 数字预失真器 | 第17-18页 |
·改进型Hammerstein 数字预失真器 | 第18-19页 |
·本章小结 | 第19-21页 |
4 数字预失真器FPGA 实现与仿真 | 第21-33页 |
·基于FIR 的记忆多项式预失真器的设计 | 第21-24页 |
·FIR 滤波器组的设计 | 第21-24页 |
·改进型Hammerstein 数字预失真器的实现 | 第24-32页 |
·基于LUT 的静态非线性子系统设计 | 第24-29页 |
·基于FIR 的动态弱非线性子系统设计 | 第29-32页 |
·本章小结 | 第32-33页 |
5 射频数字预失真系统测试平台搭建 | 第33-47页 |
·射频数字预失真测试平台简介 | 第33-34页 |
·测试平台的搭建 | 第34-42页 |
·N5102A 数字信号接口模块的连接与调试 | 第35-36页 |
·MXG N5182A 混合信号发生器的连接与调试 | 第36页 |
·FPGA 开发板的连接与调试 | 第36-42页 |
·射频数字预失真测试平台及其测试 | 第42-46页 |
·测试平台的性能测试步骤 | 第42-45页 |
·测试平台性能测试结果 | 第45-46页 |
·本章小结 | 第46-47页 |
6 射频数字预失真器的硬件测试 | 第47-57页 |
·基于AB 类射频功率放大器的数字预失真测试 | 第47-53页 |
·AB 类功放基于双载波WCDMA 信号的数字预失真测试 | 第47-49页 |
·AB 类功放基于六载波CDMA2000 信号的预失真测试 | 第49-53页 |
·基于Doherty 射频功率放大器的数字预失真测试 | 第53-56页 |
·Doherty 功放基于双载波WCDMA 信号的数字预失真测试 | 第53-54页 |
·Doherty 功放基于六载波CDMA2000 信号的数字预失真测试 | 第54-56页 |
·本章小结 | 第56-57页 |
7 全文总结与展望 | 第57-59页 |
·全文总结 | 第57页 |
·主要贡献 | 第57-58页 |
·工作展望 | 第58-59页 |
参考文献 | 第59-62页 |
附录A FPGA 引脚关系 | 第62-63页 |
附录B 优化的寻址模块输入输出接口定义部分源代码 | 第63-64页 |
在学研究成果 | 第64-65页 |
致谢 | 第65页 |