小数频率综合器设计
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-10页 |
| 1 引言 | 第10-14页 |
| ·课题研究背景 | 第11-12页 |
| ·频率综合器的基本结构 | 第12-13页 |
| ·论文的主要工作与贡献 | 第13页 |
| ·论文的组织安排 | 第13-14页 |
| 2 频率综合器的基本结构和性能指标 | 第14-20页 |
| ·小数频率综合器基本结构 | 第14-15页 |
| ·性能指标 | 第15-20页 |
| ·频谱纯度 | 第15-18页 |
| ·分辨率 | 第18页 |
| ·锁定时间 | 第18-20页 |
| 3 小数频率综合器的行为级建模和仿真 | 第20-30页 |
| ·行为级建模的必要性 | 第20-22页 |
| ·基于Verilog-A的行为级模型设计 | 第22-28页 |
| ·鉴频鉴相器模型 | 第22-24页 |
| ·压控振荡器/分频器模型 | 第24页 |
| ·压控振荡器/分频器模型 | 第24-25页 |
| ·Sigma-Dtaa调制器模型 | 第25-28页 |
| ·行为级模型系统仿真结果 | 第28-30页 |
| 4 小数频率综合器的电路设计和实现 | 第30-46页 |
| ·鉴频鉴相器 | 第30-32页 |
| ·鉴频鉴相器电路设计 | 第30页 |
| ·仿真结果 | 第30-32页 |
| ·电荷泵 | 第32-33页 |
| ·电荷泵电路设计 | 第32-33页 |
| ·仿真结果 | 第33页 |
| ·压控振荡器 | 第33-39页 |
| ·压控振荡器电路设计 | 第33-36页 |
| ·压控振荡器相位噪声考虑 | 第36-37页 |
| ·仿真结果 | 第37-39页 |
| ·分频器 | 第39-42页 |
| ·预分频器 | 第39-41页 |
| ·可编程分频器 | 第41-42页 |
| ·版图设计考虑 | 第42-44页 |
| ·频率综合器系统仿真结果 | 第44-46页 |
| 5 结论 | 第46-47页 |
| 参考文献 | 第47-48页 |
| 附录A | 第48-52页 |
| 作者简历 | 第52-54页 |
| 学位论文数据集 | 第54页 |