冲激脉冲探地雷达数字采样接收机系统的设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-17页 |
1.1 研究工作的背景与意义 | 第10-11页 |
1.2 探地雷达的发展历史与国内外的研究 | 第11-13页 |
1.3 探地雷达的优缺点及应用 | 第13-15页 |
1.3.1 探地雷达的优越性 | 第13页 |
1.3.2 探地雷达的局限性 | 第13-14页 |
1.3.3 探地雷达的应用 | 第14-15页 |
1.4 本论文主要工作及内容安排 | 第15-17页 |
第二章 探地雷达原理简介 | 第17-24页 |
2.1 探地雷达原理 | 第17-18页 |
2.2 电磁波在介质中的传输 | 第18-19页 |
2.3 探地雷达体制 | 第19-23页 |
2.3.1 时域探地雷达 | 第20-21页 |
2.3.2 其他探地雷达体制 | 第21-23页 |
2.3.2.1 FMCW探地雷达 | 第21-22页 |
2.3.2.2 步进频率探地雷达 | 第22-23页 |
2.4 本章小结 | 第23-24页 |
第三章 接收机系统原理 | 第24-37页 |
3.1 时域接收机系统总体设计 | 第24页 |
3.2 探地雷达主要的射频技术参数 | 第24-26页 |
3.2.1 灵敏度与噪声系数 | 第24-25页 |
3.2.2 动态范围 | 第25页 |
3.2.3 功率损耗 | 第25-26页 |
3.2.4 空间分辨率 | 第26页 |
3.3 等效时间采样原理 | 第26-27页 |
3.4 高精度延时电路 | 第27-32页 |
3.4.1 全数字延时锁相环 | 第27-28页 |
3.4.2 可调延迟线 | 第28-29页 |
3.4.3 步进系统产生步进采样脉冲 | 第29-31页 |
3.4.4 延时芯片 | 第31-32页 |
3.5 可编程逻辑器件 | 第32-35页 |
3.6 本章小结 | 第35-37页 |
第四章 冲激脉冲探地雷达接收机系统设计 | 第37-55页 |
4.1 探地雷达接收机指标与整体设计 | 第37页 |
4.2 可变增益放大电路的设计 | 第37-44页 |
4.2.1 射频开关电路 | 第38-39页 |
4.2.2 低噪声放大器 | 第39-44页 |
4.3 采样保持电路的设计 | 第44-48页 |
4.3.1 延时电路 | 第44-45页 |
4.3.2 采样脉冲电路 | 第45-47页 |
4.3.3 采样保持电路 | 第47-48页 |
4.4 A/D转换电路的设计 | 第48-50页 |
4.5 基于FPGA的系统控制 | 第50-52页 |
4.6 接收机系统测试与实验 | 第52-54页 |
4.7 本章总结 | 第54-55页 |
第五章 全文总结与展望 | 第55-57页 |
5.1 主要工作与创新 | 第55页 |
5.2 结论与展望 | 第55-57页 |
致谢 | 第57-58页 |
参考文献 | 第58-60页 |
攻读硕士学位期间取得的成果 | 第60-61页 |