高清混合视频矩阵的研究及FPGA实现
摘要 | 第3-4页 |
Abstract | 第4-5页 |
第1章 绪论 | 第9-15页 |
1.1 课题研究的背景与意义 | 第9-10页 |
1.2 视频矩阵技术的发展趋势 | 第10-12页 |
1.3 国内外发展现状 | 第12-13页 |
1.4 课题研究的主要工作 | 第13页 |
1.5 论文的主要内容和结构安排 | 第13-15页 |
第2章 系统的整体方案设计 | 第15-26页 |
2.1 高清混合矩阵设计概述 | 第15-18页 |
2.1.1 视频矩阵的工作原理 | 第15-16页 |
2.1.2 高清混合视频矩阵系统的模块组成 | 第16-18页 |
2.1.3 高清混合视频矩阵功能实现设计 | 第18页 |
2.2 高清混合视频矩阵的控制系统 | 第18-19页 |
2.3 系统所涉及视频格式简介 | 第19-26页 |
2.3.1 LCD 显示原理 | 第19-21页 |
2.3.2 VGA 视频格式简介 | 第21-22页 |
2.3.3 DVI 数字视频接口 | 第22-24页 |
2.3.4 HDMI 数字视频接口 | 第24-26页 |
第3章 输入部分的硬件设计及 FPGA 的实现 | 第26-44页 |
3.1 输入部分的设计概述 | 第26页 |
3.2 输入部分解码的设计 | 第26-31页 |
3.2.1 VGA 解码的电路设计 | 第27-28页 |
3.2.2 DVI 解码的电路设计 | 第28-30页 |
3.2.3 HDMI 的解码电路的设计 | 第30-31页 |
3.3 输入部分 FPGA 的实现 | 第31-41页 |
3.3.1 输入 FPGA 设计的原理 | 第31-34页 |
3.3.2 输入缓存的实现 | 第34-35页 |
3.3.3 DDR 控制器的设计 | 第35-39页 |
3.3.4 FPGA 中 SPI 通信的实现 | 第39-40页 |
3.3.5 SERDES 发送的实现 | 第40-41页 |
3.4 输入部分的 MCU 系统的设计及实现 | 第41-44页 |
3.4.1 CAN 总线的介绍设计实现 | 第42页 |
3.4.2 MCU 程序的设计 | 第42-44页 |
第4章 交换背板的设计及实现 | 第44-53页 |
4.1 背板实现设计概述 | 第44页 |
4.2 视频数据交换切换的实现 | 第44-46页 |
4.3 背板 FPGA 的实现 | 第46-50页 |
4.3.1 背板 FPGA 寄存器说明 | 第47页 |
4.3.2 帧同步信号的产生 | 第47-49页 |
4.3.3 上电顺序、上电间隔的实现 | 第49-50页 |
4.4 控制面板的设计 | 第50-53页 |
4.4.1 键盘的设计 | 第50-51页 |
4.4.2 液晶显示模块 | 第51-53页 |
第5章 输出部分的硬件设计及 FPGA 的实现 | 第53-68页 |
5.1 输出部分设计概述 | 第53-54页 |
5.2 MCU 的设计及实现 | 第54-55页 |
5.3 锁相环 PLL 的设计及实现 | 第55页 |
5.4 缩放算法的 FPGA 实现 | 第55-64页 |
5.4.1 双三次插值算法 | 第56页 |
5.4.2 双三次插值卷积模板算法实现过程 | 第56-57页 |
5.4.3 算法离散化,模板化实现方法 | 第57-58页 |
5.4.4 插值算法的 matlab 仿真实现 | 第58-60页 |
5.4.5 插值算法的 FPGA 实现 | 第60-64页 |
5.5 编码器的设计及其实现 | 第64-68页 |
5.5.1 Ch7301 简介 | 第65页 |
5.5.2 Ch7301 的设计及实现 | 第65-68页 |
第6章 系统电源设计及实现 | 第68-71页 |
6.1 电源参数设计要求 | 第68页 |
6.2 AC-DC 的设计实现 | 第68-69页 |
6.3 各模块电源管理的设计 | 第69-71页 |
第7章 系统控制软件的实现 | 第71-77页 |
7.1 控制软件的总体框架 | 第71页 |
7.2 软件设计中各模块的逻辑功能 | 第71-73页 |
7.2.1 交换背板的逻辑功能 | 第72页 |
7.2.2 输入板逻辑功能 | 第72页 |
7.2.3 输出板逻辑功能 | 第72-73页 |
7.3 通信协议的设计 | 第73-75页 |
7.3.1 NET/COM 通信格式 | 第73-74页 |
7.3.2 CAN 总线通信格式 | 第74-75页 |
7.4 上位机软件的实现 | 第75-77页 |
第8章 高清混合视频矩阵的测试结果 | 第77-83页 |
8.1 MCU 控制系统的测试 | 第77-78页 |
8.2 FPGA 和 DDR 读写的测试 | 第78-79页 |
8.3 整机的测试 | 第79-83页 |
第9章 总结与展望 | 第83-85页 |
9.1 本文总结 | 第83-84页 |
9.2 展望未来 | 第84-85页 |
参考文献 | 第85-88页 |
致谢 | 第88-90页 |
个人简历、在学期间发表的学术论文与研究成果 | 第90页 |