| 摘要 | 第5-7页 |
| Abstract | 第7-8页 |
| 1 绪论 | 第11-17页 |
| 1.1 引言 | 第11页 |
| 1.2 研究课题的背景以及意义 | 第11-12页 |
| 1.3 国内外研究现状 | 第12-17页 |
| 1.3.1 国外研究现状 | 第13-14页 |
| 1.3.2 国内研究现状 | 第14-17页 |
| 2 常见的时间间隔测量的技术 | 第17-28页 |
| 2.1 计数器法 | 第17-18页 |
| 2.2 时间扩展法 | 第18-19页 |
| 2.3 时间幅度转换法 | 第19-20页 |
| 2.4 游标卡尺测量法 | 第20-21页 |
| 2.5 抽头延迟法 | 第21-22页 |
| 2.6 基于时间内插技术的测量法 | 第22-26页 |
| 2.6.1 以延迟链为基础的内插法 | 第23-24页 |
| 2.6.2 以时钟相位为基础的内插法 | 第24-26页 |
| 2.7 小结 | 第26-28页 |
| 3 FPGA的结构与开发流程简介 | 第28-36页 |
| 3.1 FPGA简介与发展 | 第28页 |
| 3.2 FPGA的内部主要结构 | 第28-32页 |
| 3.3 FPGA的软件开发部分 | 第32-35页 |
| 3.4 小结 | 第35-36页 |
| 4 基于FPGA的快速进位链实现TDC的具体方法 | 第36-45页 |
| 4.1 测量两个单脉冲之间距离的实现方法 | 第36-37页 |
| 4.2 时间-数字转换器的“粗”时间测量部分 | 第37-39页 |
| 4.3 “细”时间测量模块 | 第39-43页 |
| 4.3.1 “细”时间测量的实现方法 | 第39-40页 |
| 4.3.2 进位链的生成 | 第40-43页 |
| 4.4 译码单元 | 第43-44页 |
| 4.5 时钟控制模块 | 第44页 |
| 4.6 数据的合成与转换 | 第44页 |
| 4.7 存储模块 | 第44-45页 |
| 5 仿真验证以及板级调试与分析 | 第45-55页 |
| 5.1 设计中相关重要参数的设定 | 第45-46页 |
| 5.2 对设计进行仿真和分析 | 第46-49页 |
| 5.2.1 对两个单脉冲信号上升沿之间的时间间隔的仿真结果 | 第46-48页 |
| 5.2.2 多点测量的仿真结果 | 第48-49页 |
| 5.3 对设计进行板级验证和在线调试 | 第49-50页 |
| 5.4 Chipscope设计调试平台的搭建 | 第50页 |
| 5.5 芯片的编程及调试 | 第50-54页 |
| 5.6 本章小结 | 第54-55页 |
| 6 总结与展望 | 第55-57页 |
| 6.1 总结 | 第55-56页 |
| 6.2 展望 | 第56-57页 |
| 参考文献 | 第57-61页 |
| 攻读学位期间发表的学术论文 | 第61-62页 |
| 致谢 | 第62页 |