基于FPGA的北斗信号捕获方法研究与实现
摘要 | 第5-6页 |
Abstract | 第6页 |
第1章 绪论 | 第9-14页 |
1.1 研究背景与意义 | 第9-10页 |
1.2 卫星导航系统国内外发展现状 | 第10-11页 |
1.2.1 国外导航系统发展现状 | 第10-11页 |
1.2.2 国内导航系统发展现状 | 第11页 |
1.3 导航信号捕获算法现状 | 第11-12页 |
1.4 本文研究主要的内容及课题来源 | 第12-14页 |
第2章 北斗导航系统概述 | 第14-22页 |
2.1 卫星定位的几何原理 | 第14-15页 |
2.2 北斗卫星信号概述 | 第15-18页 |
2.2.1 载波 | 第16页 |
2.2.2 测距码 | 第16-18页 |
2.2.3 导航电文 | 第18页 |
2.3 扩频通信基础理论 | 第18-19页 |
2.3.1 扩频通信基本概念 | 第18-19页 |
2.3.2 扩频通信的优点 | 第19页 |
2.4 北斗卫星信号的多普勒效应 | 第19-21页 |
2.5 本章小结 | 第21-22页 |
第3章 北斗信号捕获算法研究 | 第22-31页 |
3.1 北斗信号捕获原理 | 第22-24页 |
3.2 时域串行捕获算法 | 第24-26页 |
3.3 FFT并行捕获算法 | 第26-28页 |
3.4 并行最大似然算法 | 第28页 |
3.5 改进的时域捕获算法 | 第28-29页 |
3.6 门限值的计算 | 第29-30页 |
3.7 本章小结 | 第30-31页 |
第4章 北斗接收机捕获系统硬件设计 | 第31-41页 |
4.1 北斗接收机简介 | 第31-32页 |
4.2 基于FPGA的北斗接收机硬件电路设计 | 第32页 |
4.3 射频前端电路设计 | 第32-34页 |
4.3.1 射频单元 | 第32-33页 |
4.3.2 A/D变换单元 | 第33-34页 |
4.4 基带信号处理部分电路设计 | 第34-40页 |
4.4.1 FPGA的介绍与选型 | 第34-35页 |
4.4.2 电源电路 | 第35-38页 |
4.4.3 串行Flash存储器电路 | 第38-39页 |
4.4.4 编程与配置电路 | 第39页 |
4.4.5 时钟电路 | 第39-40页 |
4.5 本章小结 | 第40-41页 |
第5章 系统软件设计与测试 | 第41-53页 |
5.1 开发环境简介 | 第41页 |
5.2 系统软件设计 | 第41-50页 |
5.2.1 时钟模块设计 | 第42-44页 |
5.2.2 载波生成器模块设计 | 第44-45页 |
5.2.3 测距码生成器模块设计 | 第45-46页 |
5.2.4 数据采样模块设计 | 第46-47页 |
5.2.5 数字混频器模块设计 | 第47-48页 |
5.2.6 数字相关器模块设计 | 第48-49页 |
5.2.7 门限判决与初始相位计算模块设计 | 第49-50页 |
5.2.8 总控制模块设计 | 第50页 |
5.3 系统测试 | 第50-52页 |
5.4 本章小结 | 第52-53页 |
结论 | 第53-55页 |
6.1 总结 | 第53页 |
6.2 展望 | 第53-55页 |
参考文献 | 第55-58页 |
致谢 | 第58-59页 |
附录A 攻读硕士学位期间获得的研究成就 | 第59-60页 |
附录B | 第60-62页 |
附录B.1 FPGA电源接口电路图 | 第60-61页 |
附录B.2 FPGA对外接口电路图 | 第61-62页 |
附录B.3 系统各时钟电路图 | 第62页 |