首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于I~2C总线接口的低功耗10bit ADC的设计

摘要第4-5页
ABSTRACT第5-6页
第1章 绪论第9-13页
    1.1 课题研究背景与意义第9-10页
    1.2 国内外ADC研究现状第10-11页
        1.2.1 国外ADC研究现状第10页
        1.2.2 国内ADC研究现状第10-11页
    1.3 SAR ADC的发展趋势第11-12页
    1.4 论文的主要内容与安排第12-13页
第2章 模数转换器的基本概念第13-26页
    2.1 ADC的工作原理及特性第13-19页
        2.1.1 ADC的工作原理第13-14页
        2.1.2 ADC的特性参数第14-19页
    2.2 几种典型的ADC结构第19-24页
        2.2.1 积分型ADC第19-21页
        2.2.2 全并行ADC(Flash ADC)第21页
        2.2.3 流水线型ADC(Pipeline ADC)第21-22页
        2.2.4 逐次逼近型ADC(SAR ADC)第22-24页
        2.2.5 过采样ADC(Σ-Δ ADC)第24页
    2.3 不同结构ADC的性能比较第24-26页
第3章 芯片系统设计第26-33页
    3.1 芯片设计要求第26页
    3.2 芯片工作流程第26-30页
        3.2.1 I~2C的寻址响应过程第26-28页
        3.2.2 A/D转换过程第28-29页
        3.2.3 转换数据的读出过程第29页
        3.2.4 等待结束或继续采样指令的过程第29-30页
    3.3 系统整体架构第30-31页
    3.4 芯片设计的重难点第31-33页
第4章 各个模块电路的设计与仿真第33-76页
    4.1 DAC模块电路的设计第33-51页
        4.1.1 DAC的性能参数第33-36页
        4.1.2 DAC的分类第36-41页
        4.1.3 DAC电路第41-48页
        4.1.4 DAC仿真分析第48-51页
    4.2 比较器模块的设计第51-66页
        4.2.1 比较器的基本原理第51页
        4.2.2 比较器的特性参数第51-56页
        4.2.3 比较器电路第56-64页
        4.2.4 比较器仿真分析第64-66页
    4.3 采样保持电路的设计第66-68页
        4.3.1 采样保持电路第66-67页
        4.3.2 采样保持电路仿真分析第67-68页
    4.4 SAR寄存器组的设计第68-71页
        4.4.1 SAR寄存器组电路第68-69页
        4.4.2 SAR寄存器组仿真分析第69-71页
    4.5 振荡器电路的设计第71-72页
        4.5.1 振荡器电路第71-72页
        4.5.2 振荡器仿真分析第72页
    4.6 I~2C逻辑模块部分电路的设计第72-76页
        4.6.1 寻址响应电路第72-73页
        4.6.2 数据传输控制电路第73-74页
        4.6.3 I~2C部分电路仿真分析第74-76页
第5章 整体电路仿真第76-79页
    5.1 整体电路设计第76页
    5.2 整体电路仿真结果第76-79页
第6章 总结与展望第79-80页
致谢第80-81页
参考文献第81-84页
附录1 攻读硕士学位期间发表的论文第84页

论文共84页,点击 下载论文
上一篇:萨摩亚政府治理与经济发展的关系
下一篇:基于突变级数法的高技术服务业竞争力评价研究