基于NGB-W系统的交织算法研究和FPGA实现
摘要 | 第1-4页 |
Abstract | 第4-5页 |
符号注释表 | 第5-9页 |
第1章 绪论 | 第9-16页 |
·课题研究背景 | 第9-11页 |
·三网融合概述 | 第9-10页 |
·下一代广播电视网概述 | 第10-11页 |
·交织技术的发展和原理 | 第11-14页 |
·交织技术的发展 | 第11-12页 |
·交织技术的原理 | 第12-14页 |
·论文的内容及结构安排 | 第14-15页 |
·本章小结 | 第15-16页 |
第2章 NGB-W 交织算法概述 | 第16-28页 |
·NGB-W 系统概述 | 第16-17页 |
·NGB-W 前端系统概述 | 第16-17页 |
·系统中交织模块位置 | 第17页 |
·NGB-W 比特交织的算法 | 第17-20页 |
·比特交织器的配置 | 第18-19页 |
·旋转因子参数配置 | 第19页 |
·比特交织器工作原理 | 第19-20页 |
·NGB-W 比特至解复用算法 | 第20-22页 |
·比特至单元字的解复用 | 第20-21页 |
·调制方式决定序列号 | 第21-22页 |
·NGB-W 时间交织算法 | 第22-24页 |
·交织单元分组 | 第22-23页 |
·帧间卷积交织 | 第23-24页 |
·帧内块交织 | 第24页 |
·NGB-W 频域解交织的算法 | 第24-27页 |
·符号内数据子载波交织 | 第25-26页 |
·符号间交织 | 第26-27页 |
·本章总结 | 第27-28页 |
第3章 NGB-W 系统交织技术的实现方案 | 第28-46页 |
·交织处理时序约束 | 第28-29页 |
·场景分析 | 第28-29页 |
·FEC 块时序约束 | 第29页 |
·模块实现的设计思想 | 第29-32页 |
·查找表(Loop-Up-Table)原理与结构 | 第29-30页 |
·乒乓结构的原理与结构 | 第30页 |
·状态机结构 | 第30-31页 |
·流水线的原理与结构 | 第31-32页 |
·NGB-W 中比特解交织的设计方案 | 第32-37页 |
·NGB-W 中比特解交织的时序图 | 第32-35页 |
·NGB-W 中比特解交织的方案设计 | 第35-37页 |
·NGB-W 比特至解复用的设计方案 | 第37-40页 |
·比特至解复用的时序图 | 第37-39页 |
·比特至解复用的方案设计 | 第39-40页 |
·NGB-W 时间交织的设计方案 | 第40-43页 |
·时间交织的时序图 | 第40-41页 |
·时间解交织方案设计 | 第41-43页 |
·NGB-W 中频域解交织的设计方案 | 第43-45页 |
·置换函数设计方案 | 第43-44页 |
·频域解交织设计方案 | 第44-45页 |
·本章小结 | 第45-46页 |
第4章 NGB-W 系统下交织技术的仿真实现 | 第46-59页 |
·比特解交织的仿真实现 | 第46-49页 |
·NGB-W 中交织/解交织器子模块的仿真实现 | 第46-47页 |
·比特解交织的顶层实现 | 第47-49页 |
·比特至解复用的仿真实现 | 第49-53页 |
·比特至解复用子模块的仿真实现 | 第49-52页 |
·比特至解复用的顶层仿真实现 | 第52-53页 |
·时间解交织的仿真实现 | 第53-55页 |
·帧间卷积交织的仿真图 | 第54页 |
·块交织的仿真图 | 第54-55页 |
·频域解交织的仿真实现 | 第55-58页 |
·频域解交织的子模块的仿真实现 | 第55-57页 |
·频域解交织的仿真结果 | 第57-58页 |
·本章小结 | 第58-59页 |
第5章 NGB-W 时间交织的 FPGA 实现 | 第59-66页 |
·FPGA 基础知识 | 第59-61页 |
·FPGA 的设计流程 | 第59-60页 |
·FPGA 中信号毛刺产生及消除 | 第60-61页 |
·NGB-W 交织的硬件仿真平台 | 第61-62页 |
·时间解交织输入数据 | 第62-64页 |
·输出数据格式 | 第62-63页 |
·微架构 | 第63-64页 |
·RAM 地址的控制 | 第64页 |
·处理延时 | 第64-65页 |
·DDR 带宽计算 | 第65-66页 |
第6章 总结与展望 | 第66-68页 |
·全文总结 | 第66页 |
·下一步的研究工作展望 | 第66-68页 |
参考文献 | 第68-70页 |
致谢 | 第70-71页 |
附录 A | 第71-72页 |