基于USRP+UHD平台的TETRA数字接收机的研究与实现
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-11页 |
1 综述 | 第11-16页 |
·课题的研究背景和意义 | 第11-12页 |
·国内外研究现状 | 第12-14页 |
·本文主要内容和章节安排 | 第14-16页 |
2 TETRA数字接收机基带信号处理算法研究 | 第16-35页 |
·TETRA发送信号模型 | 第16-18页 |
·TETRA接收信号模型 | 第18-19页 |
·采样率变换 | 第19-23页 |
·整数倍抽取 | 第19-22页 |
·分数倍抽取 | 第22-23页 |
·位同步 | 第23-29页 |
·Gardner环路位同步算法 | 第23-26页 |
·一种修正的Gardner环路位同步算法 | 第26-27页 |
·能量检测算法 | 第27-28页 |
·早迟门同步算法 | 第28-29页 |
·载波同步与差分解调 | 第29-31页 |
·costas环同步算法 | 第29-30页 |
·差分解调算法 | 第30-31页 |
·帧同步 | 第31-32页 |
·信噪比估计 | 第32-34页 |
·相关分离法 | 第32-33页 |
·噪声幅度检测法 | 第33-34页 |
·本章小结 | 第34-35页 |
3 TETRAⅡ下行链路同步算法研究 | 第35-43页 |
·发送信号模型 | 第35-37页 |
·TETRAⅡ频率和定时同步算法 | 第37-40页 |
·小数倍频率同步算法 | 第39-40页 |
·定时同步算法 | 第40页 |
·整数倍频偏估计 | 第40页 |
·仿真结果及分析 | 第40-42页 |
·本章小结 | 第42-43页 |
4 USRP2+UHD软件无线电平台研究 | 第43-54页 |
·USRP工作原理研究 | 第43-46页 |
·倍频电路 | 第43-44页 |
·放大器 | 第44页 |
·ADC/DAC | 第44页 |
·数字上变频/数字下变频 | 第44-45页 |
·采样率变换 | 第45-46页 |
·USRP2硬件平台研究 | 第46-49页 |
·USRP2母板 | 第46-48页 |
·USRP子板 | 第48-49页 |
·UHD软件平台研究 | 第49-53页 |
·本章小结 | 第53-54页 |
5 基于USRP2的TETRA数字接收机实现 | 第54-69页 |
·TETRA数字接收机设计思想 | 第54-58页 |
·系统实验平台 | 第55-58页 |
·TETRA数字接收机设计 | 第58-63页 |
·软件模式设计 | 第58-60页 |
·TETRA数字接收机信号处理关键问题的设计 | 第60-63页 |
·TETRA数字接收机的实现 | 第63-64页 |
·TETRA数字接收机性能测试 | 第64-68页 |
·FSQ和SMU200A平台下的实现与测试 | 第64-66页 |
·USRP2+UHD平台下的性能测试 | 第66-68页 |
·本章小结 | 第68-69页 |
6 结论 | 第69-70页 |
参考文献 | 第70-72页 |
作者简历 | 第72-74页 |
学位论文数据集 | 第74页 |