| 摘要 | 第1-5页 |
| ABSTRACT | 第5-13页 |
| 第一章 绪论 | 第13-18页 |
| ·课题研究背景和意义 | 第13-14页 |
| ·卫星通信系统概述 | 第13页 |
| ·MODIS 数据介绍及应用 | 第13-14页 |
| ·CCSDS 标准概述 | 第14页 |
| ·纠错码技术的应用与发展 | 第14-15页 |
| ·可编程逻辑器件的发展 | 第15-16页 |
| ·论文的研究内容以及结构安排 | 第16-18页 |
| 第二章 MODIS 信号接收技术及设计原理 | 第18-31页 |
| ·MODIS 信号地球接收站的组成 | 第18页 |
| ·射频接收前端 | 第18-20页 |
| ·天线馈线系统 | 第18-19页 |
| ·低噪声放大器 | 第19页 |
| ·下变频器和本地振荡器 | 第19-20页 |
| ·基带信号的数字接收 | 第20-30页 |
| ·数字信号的基带传输 | 第20页 |
| ·QPSK 数字解调技术 | 第20-22页 |
| ·卷积码编解码 | 第22-24页 |
| ·R-S 编解码 | 第24-29页 |
| ·交织与解交织 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第三章 MODIS 基带数字接收模块的硬件设计 | 第31-44页 |
| ·系统总体硬件设计 | 第31页 |
| ·电源模块的设计 | 第31-32页 |
| ·STV0299B 数字解调解码芯片电路 | 第32-35页 |
| ·MSP430F169 单片机最小系统设计 | 第35-38页 |
| ·MSP430 低功耗微处理器 | 第35-36页 |
| ·复位电路 | 第36页 |
| ·晶振电路 | 第36-37页 |
| ·JTAG 接口电路 | 第37-38页 |
| ·FPGA 模块的硬件电路 | 第38-43页 |
| ·FPGA 的结构和器件选型 | 第38-40页 |
| ·FPGA模块的硬件电路设计 | 第40-43页 |
| ·本章小结 | 第43-44页 |
| 第四章 MODIS 基带数字接收模块的软件及算法实现 | 第44-70页 |
| ·MSP430 系列单片机的开发环境及设计流程 | 第44-45页 |
| ·MSP430F169 对 STV0299B 的控制程序设计 | 第45-52页 |
| ·I 2C 总线协议概述 | 第45-47页 |
| ·STV0299B 芯片I 2C 总线应用 | 第47-48页 |
| ·MSP430F169 单片机的I 2C 模式 | 第48-50页 |
| ·MSP430F169 通过I 2C 总线控制 STV0299B 的部分程序 | 第50-52页 |
| ·FPGA 的开发环境及设计流程 | 第52-54页 |
| ·帧同步的 FPGA 实现 | 第54-56页 |
| ·CCSDS 标准的帧结构 | 第54-55页 |
| ·帧同步的检测状态机实现 | 第55-56页 |
| ·解交织器的 FPGA 实现 | 第56-58页 |
| ·解交织器的硬件算法 | 第56-58页 |
| ·解交织器的性能分析 | 第58页 |
| ·R-S(255,223)译码器的 FPGA 实现 | 第58-69页 |
| ·R-S(255,223)译码器的硬件算法 | 第58-67页 |
| ·R-S(255,223)译码器的性能分析 | 第67-69页 |
| ·UART 接口模块的 FPGA 实现 | 第69页 |
| ·本章小结 | 第69-70页 |
| 第五章 系统测试及仿真 | 第70-77页 |
| ·MODIS 信号基带数字接收模块硬件电路测试 | 第70页 |
| ·帧同步测试及仿真结果 | 第70-71页 |
| ·解交织器测试及仿真结果 | 第71-72页 |
| ·R-S(255,223)译码器的测试及仿真结果 | 第72-73页 |
| ·基带数字接收系统的测试平台 | 第73-76页 |
| ·基带数字接收系统测试平台的构建 | 第73-74页 |
| ·基带数字接收系统的测试 | 第74-76页 |
| ·本章小结 | 第76-77页 |
| 第六章 总结与展望 | 第77-79页 |
| 参考文献 | 第79-82页 |
| 致谢 | 第82-83页 |
| 在学期间的研究成果及发表的学术论文 | 第83页 |