首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信号处理论文

基于MSP430和FPGA的MODIS信号基带数字接收模块的设计与实现

摘要第1-5页
ABSTRACT第5-13页
第一章 绪论第13-18页
   ·课题研究背景和意义第13-14页
     ·卫星通信系统概述第13页
     ·MODIS 数据介绍及应用第13-14页
   ·CCSDS 标准概述第14页
   ·纠错码技术的应用与发展第14-15页
   ·可编程逻辑器件的发展第15-16页
   ·论文的研究内容以及结构安排第16-18页
第二章 MODIS 信号接收技术及设计原理第18-31页
   ·MODIS 信号地球接收站的组成第18页
   ·射频接收前端第18-20页
     ·天线馈线系统第18-19页
     ·低噪声放大器第19页
     ·下变频器和本地振荡器第19-20页
   ·基带信号的数字接收第20-30页
     ·数字信号的基带传输第20页
     ·QPSK 数字解调技术第20-22页
     ·卷积码编解码第22-24页
     ·R-S 编解码第24-29页
     ·交织与解交织第29-30页
   ·本章小结第30-31页
第三章 MODIS 基带数字接收模块的硬件设计第31-44页
   ·系统总体硬件设计第31页
   ·电源模块的设计第31-32页
   ·STV0299B 数字解调解码芯片电路第32-35页
   ·MSP430F169 单片机最小系统设计第35-38页
     ·MSP430 低功耗微处理器第35-36页
     ·复位电路第36页
     ·晶振电路第36-37页
     ·JTAG 接口电路第37-38页
   ·FPGA 模块的硬件电路第38-43页
     ·FPGA 的结构和器件选型第38-40页
     ·FPGA模块的硬件电路设计第40-43页
   ·本章小结第43-44页
第四章 MODIS 基带数字接收模块的软件及算法实现第44-70页
   ·MSP430 系列单片机的开发环境及设计流程第44-45页
   ·MSP430F169 对 STV0299B 的控制程序设计第45-52页
     ·I 2C 总线协议概述第45-47页
     ·STV0299B 芯片I 2C 总线应用第47-48页
     ·MSP430F169 单片机的I 2C 模式第48-50页
     ·MSP430F169 通过I 2C 总线控制 STV0299B 的部分程序第50-52页
   ·FPGA 的开发环境及设计流程第52-54页
   ·帧同步的 FPGA 实现第54-56页
     ·CCSDS 标准的帧结构第54-55页
     ·帧同步的检测状态机实现第55-56页
   ·解交织器的 FPGA 实现第56-58页
     ·解交织器的硬件算法第56-58页
     ·解交织器的性能分析第58页
   ·R-S(255,223)译码器的 FPGA 实现第58-69页
     ·R-S(255,223)译码器的硬件算法第58-67页
     ·R-S(255,223)译码器的性能分析第67-69页
   ·UART 接口模块的 FPGA 实现第69页
   ·本章小结第69-70页
第五章 系统测试及仿真第70-77页
   ·MODIS 信号基带数字接收模块硬件电路测试第70页
   ·帧同步测试及仿真结果第70-71页
   ·解交织器测试及仿真结果第71-72页
   ·R-S(255,223)译码器的测试及仿真结果第72-73页
   ·基带数字接收系统的测试平台第73-76页
     ·基带数字接收系统测试平台的构建第73-74页
     ·基带数字接收系统的测试第74-76页
   ·本章小结第76-77页
第六章 总结与展望第77-79页
参考文献第79-82页
致谢第82-83页
在学期间的研究成果及发表的学术论文第83页

论文共83页,点击 下载论文
上一篇:QC-LDPC编码MIMO系统在卫星信道下的性能研究
下一篇:集中/协作式MIMO系统中基于不完全CSI的跨层设计研究