RISC处理器整数运算和控制单元的研究与设计
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第1章 绪论 | 第9-13页 |
·RISC处理器发展概述 | 第9-12页 |
·论文内容及结构 | 第12-13页 |
第2章 指令系统 | 第13-28页 |
·数据类型 | 第13-14页 |
·指令格式 | 第14-16页 |
·指令分类 | 第16-19页 |
·Load/Store指令 | 第16-17页 |
·整数算术指令 | 第17-18页 |
·控制转移指令 | 第18-19页 |
·读/写状态寄存器 | 第19页 |
·整数运算和控制单元中的寄存器 | 第19-25页 |
·通用寄存器 | 第20-22页 |
·控制/状态寄存器 | 第22-25页 |
·寻址方式 | 第25-28页 |
·立即寻址 | 第25-26页 |
·寄存器寻址 | 第26页 |
·寄存器间接寻址 | 第26页 |
·基址加偏址寻址 | 第26页 |
·偏移地址 | 第26-27页 |
·相对寻址 | 第27-28页 |
第3章 整数控制单元设计 | 第28-37页 |
·实现指令 | 第28页 |
·整数控制单元总体设计 | 第28-29页 |
·接口设计 | 第28-29页 |
·指令流水设计 | 第29-37页 |
·取指阶段 | 第31-32页 |
·译码阶段 | 第32-34页 |
·执行阶段 | 第34-35页 |
·访存阶段 | 第35页 |
·写回阶段 | 第35-36页 |
·跳转模块 | 第36-37页 |
第4章 整数运算单元设计 | 第37-52页 |
·实现指令 | 第37页 |
·加法器的设计 | 第37-41页 |
·四位加法单元设计 | 第39-40页 |
·先行进位链设计 | 第40-41页 |
·乘法器的设计与仿真 | 第41-47页 |
·乘法设计方法 | 第41-46页 |
·乘法功能仿真 | 第46-47页 |
·除法器设计与仿真 | 第47-52页 |
·除法设计方法 | 第47-48页 |
·除法整体设计 | 第48-51页 |
·除法功能仿真 | 第51-52页 |
第5章 整数运算和控制单元测试与综合 | 第52-62页 |
·整数运算和控制单元测试 | 第52-59页 |
·寄存器测试 | 第52-53页 |
·硬件断点测试 | 第53-55页 |
·乘法单元测试 | 第55-57页 |
·除法单元测试 | 第57-59页 |
·FPGA综合 | 第59-62页 |
·乘法单元综合结果 | 第59-60页 |
·除法单元综合结果 | 第60-61页 |
·整数运算和控制单元综合结果 | 第61-62页 |
第6章 结论与展望 | 第62-63页 |
参考文献 | 第63-66页 |
致谢 | 第66页 |