专用通信网综合网同步技术的研究与实现
| 摘要· | 第1-4页 |
| Abstract | 第4-8页 |
| 第一章 绪论 | 第8-12页 |
| ·网同步的基本概念 | 第8-10页 |
| ·本研究工作的主要内容 | 第10页 |
| ·网同步技术发展历史和国内外现状 | 第10-11页 |
| ·本研究工作的意义和课题来源 | 第11页 |
| ·论文的结构 | 第11-12页 |
| 第二章 网同步技术基本原理与方法 | 第12-21页 |
| ·常用的网同步技术 | 第12-17页 |
| ·准同步工作方式 | 第12-13页 |
| ·同步工作方式 | 第13-17页 |
| ·网同步技术的主要技术指标 | 第17-21页 |
| ·滑动速率 | 第17-18页 |
| ·抖动和漂移 | 第18-20页 |
| ·长期频偏与时间间隔误差 | 第20-21页 |
| 第三章 综合网同步系统总体设计 | 第21-48页 |
| ·综合网同步系统的规划 | 第21-24页 |
| ·网络结构 | 第21-23页 |
| ·时间分配策略 | 第23-24页 |
| ·本地策略 | 第23-24页 |
| ·网络策略 | 第24页 |
| ·主从同步子系统总体设计 | 第24-39页 |
| ·主从同步子系统构成 | 第25页 |
| ·主从同步子系统锁相环设计 | 第25-39页 |
| ·主从同步锁相环参数设计 | 第26-33页 |
| ·主从同步锁相环性能分析 | 第33-39页 |
| ·互同步子系统总体设计 | 第39-48页 |
| ·互同步子系统构成 | 第39-40页 |
| ·互同步子系统锁相环设计 | 第40-48页 |
| ·主从同步锁相环性能分析 | 第40-45页 |
| ·互同步锁相环参数设计 | 第45-48页 |
| 第四章 综合网同步系统具体设计 | 第48-70页 |
| ·综合网同步系统方案设计 | 第48-52页 |
| ·系统总体方案 | 第48-49页 |
| ·硬件方案设计 | 第49-51页 |
| ·软件方案设计 | 第51-52页 |
| ·数模/模数转换模块设计 | 第52-53页 |
| ·数字鉴相器设计 | 第53-54页 |
| ·数字环路滤波器设计 | 第54-56页 |
| ·高速直接频率合成器设计 | 第56-61页 |
| ·检测控制模块设计 | 第61-64页 |
| ·频率相位检测单元设计 | 第61-63页 |
| ·锁定检测单元设计 | 第63-64页 |
| ·控制单元设计 | 第64页 |
| ·特殊定点运算模块设计 | 第64-67页 |
| ·除法器单元设计 | 第65-66页 |
| ·乘法器单元设计 | 第66-67页 |
| ·小数乘法器单元设计 | 第67页 |
| ·片上系统的应用 | 第67-70页 |
| 第五章 总结与改进 | 第70-74页 |
| ·总结 | 第70-72页 |
| ·改进 | 第72-73页 |
| ·结束语 | 第73-74页 |
| 参考文献 | 第74-76页 |
| 作者在读期间科研成果简介 | 第76-77页 |
| 声明 | 第77-78页 |
| 致谢 | 第78页 |