| 图表目录 | 第1-10页 |
| 缩略语 | 第10-12页 |
| 第一章 引言 | 第12-19页 |
| ·测试的基本需求 | 第12页 |
| ·开发工具简介 | 第12-18页 |
| ·ML310 开发板 | 第12-13页 |
| ·XC2VP30 FPGA | 第13-15页 |
| ·XPS | 第15-17页 |
| ·Verilog 硬件描述语言 | 第17页 |
| ·ModelSim | 第17页 |
| ·ChipScope | 第17-18页 |
| ·VC++ | 第18页 |
| ·小结 | 第18-19页 |
| 第二章 B3G 测试平台总体方案 | 第19-23页 |
| ·数据传输的总体方案 | 第19-20页 |
| ·误码率测试的总体方案 | 第20-21页 |
| ·B3G 测试平台的基本参数 | 第21-22页 |
| ·小结 | 第22-23页 |
| 第三章 B3G 测试平台的硬件设计 | 第23-66页 |
| ·B3G 测试平台的硬件整体方案 | 第23-25页 |
| ·B3G 测试工具(B3G_TOOLS)的设计 | 第25-47页 |
| ·OPB 总线从设备接口设计 | 第26-31页 |
| ·发送控制模块设计 | 第31-32页 |
| ·接收控制模块设计 | 第32-36页 |
| ·中断模块的设计 | 第36-39页 |
| ·伪随机数产生/验证模块设计 | 第39-41页 |
| ·Aurora 协议的接口逻辑 | 第41-47页 |
| ·B3G 测试平台系统时钟模块(CLOCKS)的设计 | 第47-50页 |
| ·数字时钟管理器概述 | 第47-49页 |
| ·系统时钟模块设计 | 第49-50页 |
| ·B3G 测试平台辅助逻辑(MISC_LOGIC)设计 | 第50-51页 |
| ·串口模块设计 | 第51-55页 |
| ·RS-232C 标准概述 | 第51-52页 |
| ·异步通信 | 第52-53页 |
| ·串口控制器的设计 | 第53-55页 |
| ·B3G 测试平台的综合 | 第55-60页 |
| ·资源占用情况 | 第55-56页 |
| ·约束设计 | 第56-60页 |
| ·逻辑仿真验证 | 第60-63页 |
| ·内部逻辑测试 | 第63-65页 |
| ·B3G_SCOPE 的设计 | 第65页 |
| ·小结 | 第65-66页 |
| 第四章 B3G 测试平台的软件设计 | 第66-77页 |
| ·FPGA 内部软件设计 | 第66-68页 |
| ·几个重要的函数 | 第66页 |
| ·程序设计 | 第66-68页 |
| ·WINDOWS 系统下的程序设计 | 第68-76页 |
| ·串口异步通信软件开发概述 | 第68-69页 |
| ·多线程程序开发概述 | 第69-70页 |
| ·程序设计 | 第70-76页 |
| ·小结 | 第76-77页 |
| 第五章 B3G 测试平台的验证 | 第77-79页 |
| ·B3G 测试平台的数据传输验证 | 第77页 |
| ·B3G 测试平台的误码率测试 | 第77-78页 |
| ·小结 | 第78-79页 |
| 第六章 结束语 | 第79-80页 |
| 致谢 | 第80-81页 |
| 参考文献 | 第81-83页 |
| 硕士研究生期间的研究成果 | 第83页 |