基于FPGA的视频图像处理系统的研究--图像采集与处理模块的设计与实现
摘要 | 第1-4页 |
Abstract | 第4-10页 |
第一章 概述 | 第10-14页 |
·研究背景与目的 | 第10-11页 |
·研究内容 | 第11-12页 |
·技术路线 | 第12-13页 |
·论文结构 | 第13-14页 |
第二章 视频图像处理系统与FPGA | 第14-23页 |
·视频图像处理系统的关键特性 | 第14-15页 |
·处理器解决方案 | 第15-17页 |
·FPGA的基本原理和设计流程 | 第17-21页 |
·FPGA的基本结构 | 第17-18页 |
·FPGA逻辑实现原理 | 第18-20页 |
·基于HDL的FPGA设计流程 | 第20-21页 |
·系统设计流程 | 第21-22页 |
·本章小结 | 第22-23页 |
第三章 算法描述与Matlab验证 | 第23-30页 |
·算法描述 | 第23-27页 |
·基于Z轴的一维处理 | 第24页 |
·基于XY轴的二维处理 | 第24-26页 |
·共轭算法简单介绍 | 第26-27页 |
·Matlab验证 | 第27-29页 |
·Matlab实现流程 | 第27-28页 |
·Matlab实现方法 | 第28-29页 |
·本章小结 | 第29-30页 |
第四章 视频图像处理系统架构设计 | 第30-39页 |
·系统设计依据和设计策略 | 第30-34页 |
·核心芯片选择依据 | 第30-31页 |
·视频解码器和编码器的选择 | 第31-34页 |
·模拟视频类型选择依据 | 第31-32页 |
·数字视频格式选择依据 | 第32-34页 |
·FPGA功能模块的划分策略 | 第34-38页 |
·模块的功能划分 | 第34-35页 |
·信号流 | 第35-36页 |
·时钟分配 | 第36-38页 |
·本章小结 | 第38-39页 |
第五章 芯片级模块实现方法 | 第39-59页 |
·解码编码芯片配置 | 第39-41页 |
·顶层发送数据FSM | 第39-40页 |
·命令转移FSM | 第40页 |
·底层时序FSM | 第40-41页 |
·ITU-R.BT656视频解码模块 | 第41-43页 |
·F、V、H信号发生器 | 第42-43页 |
·亮度和色差信号时钟发生器 | 第43页 |
·ITU—R BT.656视频编码模块 | 第43-45页 |
·算法模块的设计策略 | 第45-50页 |
·一维处理 | 第45-46页 |
·二维处理 | 第46-48页 |
·一维和二维处理的引申 | 第48-50页 |
·存储模块的设计策略 | 第50-54页 |
·系统的存储机制 | 第50页 |
·Sram的使用 | 第50-54页 |
·Sram的乒乓控制机制的实现 | 第50-52页 |
·多Sram控制机制构思 | 第52-54页 |
·参数和分化线控制模块的设计 | 第54-55页 |
·FPGA的验证、综合与实现 | 第55-58页 |
·基于ModelSim的验证 | 第55页 |
·FPGA的综合 | 第55-57页 |
·FPGA的实现 | 第57-58页 |
·本章小结 | 第58-59页 |
第六章 系统实现结果 | 第59-63页 |
·FPGA内部资源使用情况 | 第59-60页 |
·系统性能 | 第60-62页 |
·时序总结 | 第60-61页 |
·FPGA功耗分析结果 | 第61-62页 |
·功能实现结果 | 第62页 |
·本章小结 | 第62-63页 |
结论 | 第63-65页 |
致谢 | 第65-67页 |
参考文献 | 第67-71页 |
附录A XC2S100的布局 | 第71-72页 |
附录B XC2S100的布线 | 第72-73页 |
附录C XC2S100 FPGA的功耗分析结果 | 第73-78页 |
附录D 内部算法控制模块的部分VHDL参考代码 | 第78-79页 |
附录E 双口Ram端口设置 | 第79-80页 |
附录F 与FPGA实现接口的相关.m代码 | 第80-81页 |
附录G ITU R-BT.656部分协议说明 | 第81-83页 |
G.1 水平格式 | 第81-82页 |
G.2 垂直格式 | 第82-83页 |