摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
一、绪论 | 第9-18页 |
1.1 引言 | 第9-10页 |
1.2 忆阻器概述 | 第10-12页 |
1.3 忆阻可重构逻辑概述 | 第12-16页 |
1.4 本论文主要研究内容及结构安排 | 第16-18页 |
二、基于互补式忆阻结构的完备布尔逻辑实现 | 第18-36页 |
2.1 前言 | 第18页 |
2.2 HfO_2忆阻器件的基本特性 | 第18-21页 |
2.3 互补式忆阻结构的实现与基本特性 | 第21-25页 |
2.4 基于互补式忆阻结构的可重构完备布尔逻辑实现 | 第25-34页 |
2.5 本章小结 | 第34-36页 |
三、基于互补式忆阻结构的复杂逻辑功能设计 | 第36-52页 |
3.1 前言 | 第36页 |
3.2 一位全加器的设计、验证与应用 | 第36-45页 |
3.3 MAX、MIN门的设计、实现与应用 | 第45-51页 |
3.4 本章小结 | 第51-52页 |
四、总结与展望 | 第52-55页 |
4.1 总结 | 第52-53页 |
4.2 展望 | 第53-55页 |
致谢 | 第55-57页 |
参考文献 | 第57-62页 |
附录1 忆阻器HSPICE仿真模型代码 | 第62-63页 |
附录2 16种布尔逻辑的直流测试结果 | 第63-65页 |
附录3 攻读硕士学位期间学术成果 | 第65页 |