引言 | 第1-10页 |
第一章 语音压缩的基本知识、发展现状和标准 | 第10-20页 |
1.1 语音压缩编码概述 | 第10-14页 |
1.2 语音压缩编码算法的发展与分类 | 第14-16页 |
1.3 主要语音压缩编码标准 | 第16-18页 |
1.3.1 国际电信联盟(ITU)的G系列标准 | 第16-17页 |
1.3.2 数字移动通信中的语音压缩标准 | 第17页 |
1.3.3 NSA的FS-1015和FS-1016标准 | 第17-18页 |
1.4 语音压缩编码的发展方向 | 第18-20页 |
第二章 几种典型的语音压缩编码算法 | 第20-35页 |
2.1 PCM波形编码 | 第20-21页 |
2.2 线性预测(LPC)声码器 | 第21-27页 |
2.3 混合编码器原理 | 第27-31页 |
2.4 多带激励(MBE)编码及其改进AMBE | 第31-35页 |
第三章 系统组成和原理 | 第35-43页 |
3.1 系统结构和原理框图 | 第35-36页 |
3.2 语音压缩主芯片与变换器CODEC | 第36-39页 |
3.2.1 主芯片特点及功能 | 第36-37页 |
3.2.2 主芯片输出/入帧格式及与编码速率之间的关系 | 第37-38页 |
3.2.3 主芯片与变换器CODEC的连接 | 第38-39页 |
3.3 FPGA简介 | 第39-43页 |
第四章 控制程序的设计与仿真 | 第43-55页 |
4.1 控制程序设计思路 | 第43-47页 |
4.1.1 复位及时钟分频 | 第43-44页 |
4.1.2 发送程序设计思路 | 第44-46页 |
4.1.3 接收程序设计思路 | 第46-47页 |
4.2 FPGA开发软件Foundation | 第47-50页 |
4.2.1 XILINX公司FPGA设计流程 | 第47-48页 |
4.2.2 软件使用简介 | 第48-50页 |
4.3 控制程序仿真结果 | 第50-55页 |
4.3.1 仿真界面和时钟、激励信号设定 | 第50-51页 |
4.3.2 控制程序仿真结果及波形图 | 第51-55页 |
第五章 硬件电路设计与调试 | 第55-63页 |
5.1 系统的电路设计 | 第55-59页 |
5.1.1 使用Protel99进行电路设计的流程 | 第55页 |
5.1.2 电路原理图设计 | 第55-57页 |
5.1.3 印制电路板(PCB)设计 | 第57-59页 |
5.2 系统的硬件调试 | 第59-63页 |
总结 | 第63-64页 |
参考文献 | 第64-66页 |
致谢 | 第66-67页 |
个人简历 | 第67页 |