AES算法的改进与FPGA设计
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-11页 |
·密码学的发展概况 | 第7-8页 |
·AES算法研究现状 | 第8-9页 |
·文章的主要内容 | 第9-11页 |
第二章 AES高级加密算法与FPGA介绍 | 第11-23页 |
·AES数学原理 | 第11-13页 |
·AES算法 | 第13-21页 |
·AES算法结构 | 第13-15页 |
·字节变换和字节逆变换 | 第15-17页 |
·行变换和行逆变换 | 第17-18页 |
·列混合变换和列逆混合 | 第18-19页 |
·密钥加和密钥扩展 | 第19-21页 |
·FPGA硬件与仿真工具介绍 | 第21-22页 |
·本章小结 | 第22-23页 |
第三章 S盒的改进与实现 | 第23-35页 |
·S盒的相关介绍 | 第23-25页 |
·非线性度和线性密码分析 | 第23-24页 |
·差分均匀度和差分密码分析 | 第24-25页 |
·一种新S盒 | 第25-30页 |
·S盒实现方式介绍 | 第25-26页 |
·新S盒的设计 | 第26-30页 |
·新S盒的性质分析 | 第30-31页 |
·动态S盒原理的提出 | 第31-32页 |
·动态S盒的设计 | 第32-34页 |
·本章小结 | 第34-35页 |
第四章 基于动态S盒的加解密系统的FPGA设计 | 第35-50页 |
·系统整体设计 | 第35-36页 |
·加解密系统结构 | 第35-36页 |
·系统间的数据交换 | 第36页 |
·控制系统设计 | 第36-39页 |
·输入输出控制 | 第36-37页 |
·加解密系统控制 | 第37页 |
·控制系统工作方式 | 第37-39页 |
·输入输出系统设计 | 第39-40页 |
·加密系统设计 | 第40-44页 |
·加密系统模块设计 | 第40-42页 |
·加密系统工作方式 | 第42-44页 |
·解密系统设计 | 第44-47页 |
·解密系统模块设计 | 第44-46页 |
·解密系统工作方式 | 第46-47页 |
·硬件实现的接口设计 | 第47-49页 |
·系统综合 | 第49页 |
·本章小结 | 第49-50页 |
第五章 系统的测试与分析 | 第50-54页 |
·S盒的仿真结果与分析 | 第50-51页 |
·加解密系统正确性仿真分析 | 第51-54页 |
第六章 总结与展望 | 第54-56页 |
·工作总结 | 第54页 |
·展望 | 第54-56页 |
参考文献 | 第56-58页 |
致谢 | 第58-59页 |
攻读硕士期间科研情况 | 第59-60页 |
附件 | 第60-65页 |