| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 1 绪论 | 第9-13页 |
| ·ATA 协议发展过程 | 第9页 |
| ·IP 核简介 | 第9-10页 |
| ·ATA Device IP 设计现状 | 第10-11页 |
| ·论文设计意义 | 第11页 |
| ·论文组织结构 | 第11-13页 |
| 2 ATA-7 协议分析 | 第13-38页 |
| ·ATA 接口引脚定义 | 第13页 |
| ·ATA 控制器的寄存器组 | 第13-16页 |
| ·ATA 数据传输方式 | 第16页 |
| ·ATA 协议及命令解析 | 第16-30页 |
| ·ATA 协议子协议组 | 第17-19页 |
| ·子协议具体分析 | 第19-30页 |
| ·ATA 协议的时序 | 第30-38页 |
| 3 ATA Device IP 的 FPGA 实现 | 第38-62页 |
| ·开发语言与环境 | 第38-45页 |
| ·硬件描述语言 | 第38-39页 |
| ·开发环境 | 第39-40页 |
| ·开发平台介绍 | 第40-43页 |
| ·设计方法 | 第43-45页 |
| ·IP CORE 整体架构 | 第45-46页 |
| ·devata_top 模块 | 第46-47页 |
| ·ata_sync 模块 | 第47-48页 |
| ·register_file 模块 | 第48-50页 |
| ·dev_data 模块 | 第50-55页 |
| ·ipif_slave 模块 | 第55-58页 |
| ·寄存器组的组织结构 | 第58-62页 |
| 4 优化及测试 | 第62-69页 |
| ·优化 | 第62-63页 |
| ·测试 | 第63-69页 |
| ·功能测试 | 第63-67页 |
| ·性能测试 | 第67-69页 |
| 结论 | 第69-70页 |
| 攻读硕士学位期间发表的学术论文 | 第70-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-73页 |