| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-14页 |
| ·课题来源 | 第7页 |
| ·纠错码理论及其发展趋势 | 第7页 |
| ·信道编解码简介 | 第7-8页 |
| ·国内外研究进展 | 第8-9页 |
| ·DVD 系统简介 | 第9-12页 |
| ·光存储技术概述 | 第9-10页 |
| ·CD 家族的成长历史 | 第10页 |
| ·DVD 应运而生 | 第10-11页 |
| ·DVD 解码伺服芯片简介 | 第11-12页 |
| ·论文的研究内容及其安排 | 第12-14页 |
| 第二章 纠错码基本理论 | 第14-21页 |
| ·有限域(GALOIAS 域)基本概念及重要结论 | 第14-15页 |
| ·有限域上的多项式 | 第15-16页 |
| ·GF(q~m ) 有限域的基 | 第16-17页 |
| ·循环码 | 第17-19页 |
| ·BCH 码 | 第19页 |
| ·RS 码 | 第19-21页 |
| 第三章 RS 码在DVD 纠错控制中的应用 | 第21-29页 |
| ·DVD 标准及其纠错码 | 第21-22页 |
| ·DVD 数据纠错的编码原理 | 第22-23页 |
| ·DVD 数据纠错的译码原理 | 第23-24页 |
| ·纠错控制模块在DVD 伺服芯片中的位置 | 第24-26页 |
| ·采用的RS 译码算法 | 第26页 |
| ·RS-PC 译码器的实现 | 第26-28页 |
| ·RS-PC 译码器的结构 | 第27页 |
| ·行列译码流水线实现 | 第27-28页 |
| ·全程流水线RS-PC 译码器的特点 | 第28-29页 |
| 第四章 RS 码编译码算法的硬件设计 | 第29-42页 |
| ·RS 码编码算法 | 第29-30页 |
| ·RS 码译码算法 | 第30-42页 |
| ·引言 | 第30页 |
| ·译码 | 第30-32页 |
| ·通用有限域加法器和乘法器的设计 | 第32-34页 |
| ·伴随式计算模块 | 第34-35页 |
| ·删除多项式Λ(x ) 计算模块实现 | 第35页 |
| ·关键方程的求解算法 | 第35-37页 |
| ·关键方程求解算法的改进 | 第37-39页 |
| ·钱搜索及Forney 算法电路实现 | 第39-41页 |
| ·数据缓冲区的设计 | 第41-42页 |
| 第五章 RS-PC 编译码器的 MATLAB 模型 | 第42-45页 |
| ·RS 译码算法MATLAB 模型实现的意义 | 第42-43页 |
| ·RS-PC 编码器的MATLAB 模型 | 第43-44页 |
| ·RS-PC 译码器的MATLAB 模型 | 第44-45页 |
| 第六章 RS-PC 译码器的 VLSI 设计、仿真和测试 | 第45-67页 |
| ·行译码器的设计 | 第45-47页 |
| ·流水线第一级的设计 | 第45-46页 |
| ·流水线第二级设计 | 第46页 |
| ·流水线第三级设计 | 第46-47页 |
| ·行延迟器的设计 | 第47页 |
| ·列译码器的设计 | 第47-51页 |
| ·流水线第一级的设计 | 第47页 |
| ·流水线第二级的设计 | 第47页 |
| ·流水线第三级的设计 | 第47-48页 |
| ·列延迟器的设计 | 第48-51页 |
| ·流水线纠错纠删RS-PC 译码器的设计 | 第51-54页 |
| ·数据块缓冲控制器的设计 | 第51-54页 |
| ·RS-PC 译码器顶层模块的设计 | 第54页 |
| ·RS-PC 译码器设计的仿真和测试 | 第54-64页 |
| ·输入输出数据 | 第55-56页 |
| ·行译码器的仿真波形 | 第56-60页 |
| ·块缓冲区的波形 | 第60-64页 |
| ·RS-PC 译码器的FPGA 实现 | 第64-65页 |
| ·全程流水线纠错纠删RS-PC 译码器的特点 | 第65-67页 |
| 第七章 总结 | 第67-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-73页 |
| 作者在读期间取得的研究成果 | 第73-74页 |