首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--调制技术与调制器、解调技术与解调器论文--解码器论文

基于DVD应用的RS码译码算法优化及其VLSI设计

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-14页
   ·课题来源第7页
   ·纠错码理论及其发展趋势第7页
   ·信道编解码简介第7-8页
   ·国内外研究进展第8-9页
   ·DVD 系统简介第9-12页
     ·光存储技术概述第9-10页
     ·CD 家族的成长历史第10页
     ·DVD 应运而生第10-11页
     ·DVD 解码伺服芯片简介第11-12页
   ·论文的研究内容及其安排第12-14页
第二章 纠错码基本理论第14-21页
   ·有限域(GALOIAS 域)基本概念及重要结论第14-15页
   ·有限域上的多项式第15-16页
   ·GF(q~m ) 有限域的基第16-17页
   ·循环码第17-19页
   ·BCH 码第19页
   ·RS 码第19-21页
第三章 RS 码在DVD 纠错控制中的应用第21-29页
   ·DVD 标准及其纠错码第21-22页
   ·DVD 数据纠错的编码原理第22-23页
   ·DVD 数据纠错的译码原理第23-24页
   ·纠错控制模块在DVD 伺服芯片中的位置第24-26页
   ·采用的RS 译码算法第26页
   ·RS-PC 译码器的实现第26-28页
     ·RS-PC 译码器的结构第27页
     ·行列译码流水线实现第27-28页
   ·全程流水线RS-PC 译码器的特点第28-29页
第四章 RS 码编译码算法的硬件设计第29-42页
   ·RS 码编码算法第29-30页
   ·RS 码译码算法第30-42页
     ·引言第30页
     ·译码第30-32页
     ·通用有限域加法器和乘法器的设计第32-34页
     ·伴随式计算模块第34-35页
     ·删除多项式Λ(x ) 计算模块实现第35页
     ·关键方程的求解算法第35-37页
     ·关键方程求解算法的改进第37-39页
     ·钱搜索及Forney 算法电路实现第39-41页
     ·数据缓冲区的设计第41-42页
第五章 RS-PC 编译码器的 MATLAB 模型第42-45页
   ·RS 译码算法MATLAB 模型实现的意义第42-43页
   ·RS-PC 编码器的MATLAB 模型第43-44页
   ·RS-PC 译码器的MATLAB 模型第44-45页
第六章 RS-PC 译码器的 VLSI 设计、仿真和测试第45-67页
   ·行译码器的设计第45-47页
     ·流水线第一级的设计第45-46页
     ·流水线第二级设计第46页
     ·流水线第三级设计第46-47页
     ·行延迟器的设计第47页
   ·列译码器的设计第47-51页
     ·流水线第一级的设计第47页
     ·流水线第二级的设计第47页
     ·流水线第三级的设计第47-48页
     ·列延迟器的设计第48-51页
   ·流水线纠错纠删RS-PC 译码器的设计第51-54页
     ·数据块缓冲控制器的设计第51-54页
     ·RS-PC 译码器顶层模块的设计第54页
   ·RS-PC 译码器设计的仿真和测试第54-64页
     ·输入输出数据第55-56页
     ·行译码器的仿真波形第56-60页
     ·块缓冲区的波形第60-64页
   ·RS-PC 译码器的FPGA 实现第64-65页
   ·全程流水线纠错纠删RS-PC 译码器的特点第65-67页
第七章 总结第67-69页
致谢第69-70页
参考文献第70-73页
作者在读期间取得的研究成果第73-74页

论文共74页,点击 下载论文
上一篇:基于双极工艺的音频功率放大器设计
下一篇:电流模式PWM开关电源芯片的研究