SDH抖动测量电路算法设计及硬件实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第1章 绪论 | 第9-12页 |
| ·论文研究的背景及意义 | 第9页 |
| ·国内外技术现状与发展趋势概述 | 第9-11页 |
| ·论文工作的主要研究内容 | 第11页 |
| ·论文组织结构 | 第11-12页 |
| 第2章 SDH 抖动及其测量仪器概述 | 第12-24页 |
| ·SDH 简介 | 第12-13页 |
| ·SDH 的特点 | 第12页 |
| ·SDH 在通信网中的应用 | 第12-13页 |
| ·SDH 抖动的来源及其对数字通信的影响 | 第13-15页 |
| ·抖动的定义 | 第13页 |
| ·抖动的来源 | 第13-15页 |
| ·抖动对数字通信系统造成的影响 | 第15页 |
| ·SDH 抖动测量仪器的功能 | 第15-23页 |
| ·仪器功能框图 | 第16页 |
| ·仪器的接口 | 第16-17页 |
| ·仪器的抖动产生功能 | 第17-18页 |
| ·仪器的抖动测量功能 | 第18-23页 |
| ·本章小结 | 第23-24页 |
| 第3章 SDH 抖动测量电路的设计原理和设计结构 | 第24-30页 |
| ·SDH 抖动测量电路的设计原理 | 第24-29页 |
| ·锁相环线性相位模型 | 第24-27页 |
| ·锁相环用于抖动测量的可行性分析 | 第27-29页 |
| ·SDH 抖动测量电路的设计结构 | 第29页 |
| ·本章小结 | 第29-30页 |
| 第4章 SDH 抖动产生及测量电路的算法设计 | 第30-54页 |
| ·时钟抖动信号源算法设计 | 第30-34页 |
| ·抖动信号源设计方案 | 第30-31页 |
| ·同相及正交分量的设计和仿真 | 第31-32页 |
| ·正交调制器的设计和仿真 | 第32-34页 |
| ·抖动测量锁相环算法设计 | 第34-48页 |
| ·几种主要的数字锁相环 | 第34-37页 |
| ·抖动测量锁相环的数据转换跟踪环方案 | 第37页 |
| ·鉴相器的算法设计及仿真 | 第37-42页 |
| ·环路滤波器的算法设计 | 第42-46页 |
| ·数控振荡器算法设计与仿真 | 第46-48页 |
| ·抖动测量滤波器算法设计 | 第48-53页 |
| ·数字滤波器的原理及分类 | 第48-49页 |
| ·FIR 数字滤波器的结构与设计方法 | 第49-51页 |
| ·抖动测量FIR 滤波器的算法设计与仿真 | 第51-53页 |
| ·本章小结 | 第53-54页 |
| 第5章 SDH 抖动测量电路的硬件实现 | 第54-67页 |
| ·抖动信号源的RTL 设计 | 第54-55页 |
| ·测量锁相环的RTL 设计 | 第55-60页 |
| ·鉴相器的RTL 设计和仿真 | 第55-57页 |
| ·环路滤波器的RTL 设计和仿真 | 第57-58页 |
| ·数控振荡器的RTL 设计和仿真 | 第58页 |
| ·测量锁相环的整体仿真 | 第58-60页 |
| ·测量滤波器的RTL 设计和仿真 | 第60-61页 |
| ·SDH 抖动测量电路的FPGA 原型验证 | 第61-66页 |
| ·FPGA 验证平台的搭建 | 第62-63页 |
| ·抖动产生及测量电路的FPGA 验证 | 第63-66页 |
| ·本章小结 | 第66-67页 |
| 第6章 总结与展望 | 第67-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-72页 |
| 附录 | 第72页 |