面向仿真应用的高速网络流量生成方法研究
摘要 | 第9-11页 |
Abstract | 第11-12页 |
第一章 绪论 | 第13-21页 |
1.1 研究背景和意义 | 第13-15页 |
1.2 国内外研究现状 | 第15-19页 |
1.2.1 基于软件的流量生成技术 | 第15-16页 |
1.2.2 基于硬件的流量生成技术 | 第16-19页 |
1.3 研究内容和组织结构 | 第19-21页 |
第二章 基于FPGA的数据包生成系统设计 | 第21-35页 |
2.1 系统结构设计 | 第21-26页 |
2.1.1 性能需求 | 第21-22页 |
2.1.2 内存映射的零拷贝机制 | 第22页 |
2.1.3 无中断网卡通信 | 第22-24页 |
2.1.4 无中断DMA发送引擎 | 第24-25页 |
2.1.5 系统设计 | 第25-26页 |
2.2 重放系统数据处理流程 | 第26-31页 |
2.2.1 预处理阶段 | 第26-27页 |
2.2.2 底层传输阶段 | 第27-28页 |
2.2.3 数据包处理阶段 | 第28-29页 |
2.2.4 发送控制阶段 | 第29-31页 |
2.3 存储空间优化 | 第31-32页 |
2.4 拷贝性能优化 | 第32-33页 |
2.5 底层传输通道性能测试 | 第33-34页 |
2.6 本章小结 | 第34-35页 |
第三章 基于流数据的流量生成系统设计 | 第35-52页 |
3.1 流数据生成需求分析 | 第35-37页 |
3.1.1 数据流内容需求 | 第35-36页 |
3.1.2 数据流速率需求 | 第36-37页 |
3.2 数据包生成过程 | 第37-39页 |
3.3 数据流生成 | 第39-44页 |
3.3.1 流特征分析 | 第39-40页 |
3.3.2 数据流静态特征 | 第40-41页 |
3.3.3 数据流动态特征 | 第41-43页 |
3.3.4 流调度 | 第43-44页 |
3.4 系统逻辑设计 | 第44-49页 |
3.4.1 DMA传输部分 | 第44-45页 |
3.4.2 数据包模板生成部分 | 第45-46页 |
3.4.3 校验和计算 | 第46-49页 |
3.4.4 发送控制部分 | 第49页 |
3.5 性能分析 | 第49-50页 |
3.5.1 流特征配置数据的传输性能 | 第49-50页 |
3.5.2 硬件数据包生成性能 | 第50页 |
3.6 本章小结 | 第50-52页 |
第四章 系统实现及性能评估 | 第52-62页 |
4.1 硬件平台设计 | 第52-54页 |
4.2 系统测试 | 第54-61页 |
4.2.1 数据包重放方案测试 | 第54-58页 |
4.2.2 数据流生成方案测试 | 第58-61页 |
4.3 本章总结 | 第61-62页 |
第五章 结论 | 第62-64页 |
5.1 本文工作总结 | 第62页 |
5.2 下一步研究方向 | 第62-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-67页 |
作者在学期间取得的学术成果 | 第67页 |