摘要 | 第1-11页 |
Abstract | 第11-13页 |
第一章 绪论 | 第13-22页 |
·研究背景 | 第13-16页 |
·3GPP LTE性能指标 | 第13-14页 |
·技术发展趋势、挑战以及解决方案 | 第14-15页 |
·课题的来源、目标及研究意义 | 第15-16页 |
·研究现状 | 第16-19页 |
·FT-Matrix DSP体系结构 | 第19-20页 |
·FT-Matrix DSP总体结构 | 第19-20页 |
·本文所做的工作 | 第20-21页 |
·论文的组织结构 | 第21-22页 |
第二章 FT-Matrix VIMAC单元结构及指令集的设计 | 第22-34页 |
·算法分析 | 第22-26页 |
·算法映射 | 第26-28页 |
·复数乘法 | 第26页 |
·蝶形运算 | 第26-27页 |
·矩阵乘法 | 第27-28页 |
·FT-Matrix DSP PE结构 | 第28-29页 |
·VIMAC单元的总体结构 | 第29-31页 |
·VIMAC单元指令集设计 | 第31-33页 |
·VIMAC单元相关指令集 | 第31页 |
·VIMAC单元的一般指令格式 | 第31-33页 |
·本章小结 | 第33-34页 |
第三章 SIMAC单元流水线的设计与实现 | 第34-41页 |
·流水线总体结构的设计与研究 | 第34-35页 |
·乘法类指令流水线的结构设计与研究 | 第35-36页 |
·快速加法类指令流水线的结构设计与研究 | 第36-37页 |
·SIMAC单元四站流水线的设计与研究 | 第37-39页 |
·流水线第一、二站 | 第37-38页 |
·流水线第三站 | 第38-39页 |
·流水线第四站 | 第39页 |
·乘法类指令与快速加法类指令的调度 | 第39-40页 |
·流水线保护 | 第39-40页 |
·本章小结 | 第40-41页 |
第四章 SIMAC单元设计实现的关键技术 | 第41-63页 |
·SIMD乘法器的关键技术 | 第41-54页 |
·部分积生成 | 第41-43页 |
·Booth编码电路 | 第43-45页 |
·SIMD乘法器算法 | 第45-48页 |
·部分积压缩 | 第48-52页 |
·部分积压缩电路 | 第52-54页 |
·部分积压缩的改进 | 第54-56页 |
·部分积压缩的三角划分方法的实现 | 第54-55页 |
·性能对比 | 第55-56页 |
·32 位乘法的实现 | 第56-58页 |
·饱和的实现 | 第58-60页 |
·乘累加单元的关键技术 | 第60-62页 |
·一般融合乘加方法 | 第60-61页 |
·改进融合乘加方法 | 第61页 |
·性能对比 | 第61-62页 |
·本章小结 | 第62-63页 |
第五章 SIMAC单元的验证与综合 | 第63-79页 |
·集成电路设计验证的方法 | 第63-65页 |
·模拟验证 | 第63-64页 |
·FPGA仿真验证 | 第64页 |
·形式化验证 | 第64-65页 |
·SIMAC单元的模块级验证 | 第65-69页 |
·乘法模块功能测试码开发及模拟验证 | 第65-67页 |
·加法模块功能测试码开发及模拟验证 | 第67-68页 |
·验证结果及分析 | 第68-69页 |
·系统级验证 | 第69-75页 |
·覆盖率分析 | 第75-76页 |
·逻辑综合 | 第76-78页 |
·综合过程 | 第76-77页 |
·综合结果 | 第77-78页 |
·本章小结 | 第78-79页 |
第六章 结束语 | 第79-81页 |
·本文的主要工作 | 第79页 |
·下一步研究方向 | 第79-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-85页 |
作者在学期间取得的学术成果 | 第85页 |