首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--微型计算机论文--各种微型计算机论文--微处理机论文

FT-Matrix DSP向量定点MAC单元的设计与实现

摘要第1-11页
Abstract第11-13页
第一章 绪论第13-22页
   ·研究背景第13-16页
     ·3GPP LTE性能指标第13-14页
     ·技术发展趋势、挑战以及解决方案第14-15页
     ·课题的来源、目标及研究意义第15-16页
   ·研究现状第16-19页
   ·FT-Matrix DSP体系结构第19-20页
     ·FT-Matrix DSP总体结构第19-20页
   ·本文所做的工作第20-21页
   ·论文的组织结构第21-22页
第二章 FT-Matrix VIMAC单元结构及指令集的设计第22-34页
   ·算法分析第22-26页
   ·算法映射第26-28页
     ·复数乘法第26页
     ·蝶形运算第26-27页
     ·矩阵乘法第27-28页
   ·FT-Matrix DSP PE结构第28-29页
   ·VIMAC单元的总体结构第29-31页
   ·VIMAC单元指令集设计第31-33页
     ·VIMAC单元相关指令集第31页
     ·VIMAC单元的一般指令格式第31-33页
   ·本章小结第33-34页
第三章 SIMAC单元流水线的设计与实现第34-41页
   ·流水线总体结构的设计与研究第34-35页
   ·乘法类指令流水线的结构设计与研究第35-36页
   ·快速加法类指令流水线的结构设计与研究第36-37页
   ·SIMAC单元四站流水线的设计与研究第37-39页
     ·流水线第一、二站第37-38页
     ·流水线第三站第38-39页
     ·流水线第四站第39页
   ·乘法类指令与快速加法类指令的调度第39-40页
     ·流水线保护第39-40页
   ·本章小结第40-41页
第四章 SIMAC单元设计实现的关键技术第41-63页
   ·SIMD乘法器的关键技术第41-54页
     ·部分积生成第41-43页
     ·Booth编码电路第43-45页
     ·SIMD乘法器算法第45-48页
     ·部分积压缩第48-52页
     ·部分积压缩电路第52-54页
   ·部分积压缩的改进第54-56页
     ·部分积压缩的三角划分方法的实现第54-55页
     ·性能对比第55-56页
   ·32 位乘法的实现第56-58页
   ·饱和的实现第58-60页
   ·乘累加单元的关键技术第60-62页
     ·一般融合乘加方法第60-61页
     ·改进融合乘加方法第61页
     ·性能对比第61-62页
   ·本章小结第62-63页
第五章 SIMAC单元的验证与综合第63-79页
   ·集成电路设计验证的方法第63-65页
     ·模拟验证第63-64页
     ·FPGA仿真验证第64页
     ·形式化验证第64-65页
   ·SIMAC单元的模块级验证第65-69页
     ·乘法模块功能测试码开发及模拟验证第65-67页
     ·加法模块功能测试码开发及模拟验证第67-68页
     ·验证结果及分析第68-69页
   ·系统级验证第69-75页
   ·覆盖率分析第75-76页
   ·逻辑综合第76-78页
     ·综合过程第76-77页
     ·综合结果第77-78页
   ·本章小结第78-79页
第六章 结束语第79-81页
   ·本文的主要工作第79页
   ·下一步研究方向第79-81页
致谢第81-82页
参考文献第82-85页
作者在学期间取得的学术成果第85页

论文共85页,点击 下载论文
上一篇:GPGPU多核流体系结构与功耗模拟研究
下一篇:基于BOM的并行离散事件仿真建模技术研究与实现