无线接收机中高速DMA数据传输通道的设计与实现
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第15-19页 |
1.1 课题背景与意义 | 第15-17页 |
1.2 国内外发展动态 | 第17-18页 |
1.3 论文主要研究工作及结构 | 第18-19页 |
第二章 数据传输通道的方案设计 | 第19-35页 |
2.1 无线接收机设计方案 | 第19-24页 |
2.1.1 SoC平台选型 | 第19-23页 |
2.1.2 系统功能架构 | 第23-24页 |
2.2 数据传输通道设计方案 | 第24-34页 |
2.2.1 需求分析 | 第24-27页 |
2.2.2 AXI接口技术 | 第27-32页 |
2.2.3 数据传输通道的组成结构 | 第32-34页 |
2.3 本章小结 | 第34-35页 |
第三章 数据传输通道的硬件实现 | 第35-57页 |
3.1 DMAIP核选型及介绍 | 第35-41页 |
3.1.1 IP核选型 | 第35-36页 |
3.1.2 DMAIP核介绍 | 第36-39页 |
3.1.3 DMAIP核配置 | 第39-41页 |
3.2 互联模块 | 第41-44页 |
3.3 上行数据处理电路 | 第44-49页 |
3.4 指令处理电路 | 第49-53页 |
3.5 下行数据处理电路 | 第53-55页 |
3.6 综合及静态时序分析 | 第55-56页 |
3.7 本章小结 | 第56-57页 |
第四章 数据传输通道的驱动程序实现 | 第57-65页 |
4.1 底层接口函数设计 | 第57-61页 |
4.1.1 设备树介绍 | 第57-58页 |
4.1.2 DMA驱动介绍 | 第58-60页 |
4.1.3 API接口函数设计 | 第60-61页 |
4.2 数据传输方案设计 | 第61-64页 |
4.2.1 数据上行线程 | 第61-63页 |
4.2.2 数据下行线程 | 第63-64页 |
4.3 本章小结 | 第64-65页 |
第五章 验证与分析 | 第65-77页 |
5.1 验证环境搭建 | 第65-68页 |
5.2 验证结果及分析 | 第68-76页 |
5.2.1 DMA速率测试 | 第68-70页 |
5.2.2 数据上行通道验证 | 第70-74页 |
5.2.3 数据下行通道验证 | 第74-75页 |
5.2.4 上机功能验证与分析 | 第75-76页 |
5.3 本章小结 | 第76-77页 |
第六章 总结与展望 | 第77-79页 |
6.1 总结 | 第77页 |
6.2 展望 | 第77-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-82页 |
个人简历及攻读硕士学位期间的研究成果 | 第82页 |