基于FPGA的Ku波段雷达信号模拟器控制模块设计与实现
摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-13页 |
1.1 研究背景与意义 | 第9-12页 |
1.1.1 雷达模拟器简介 | 第9-11页 |
1.1.2 频率合成技术简介 | 第11-12页 |
1.2 本文主要结构 | 第12-13页 |
第二章 系统方案设计及关键器件介绍 | 第13-21页 |
2.1 系统方案概述 | 第13-16页 |
2.1.1 频率合成方案 | 第13-15页 |
2.1.2 控制方案 | 第15页 |
2.1.3 系统方案 | 第15-16页 |
2.2 FPGA简介 | 第16-19页 |
2.2.1 FPGA发展历程 | 第16页 |
2.2.2 FPGA基本原理 | 第16-19页 |
2.3 DDS简介 | 第19-20页 |
2.3.1 DDS基本原理介绍 | 第19-20页 |
2.3.2 DDS信号调制的实现简介 | 第20页 |
2.4 本章小结 | 第20-21页 |
第三章 硬件设计 | 第21-37页 |
3.1 FPGA硬件电路概述 | 第21-22页 |
3.2 FPGA各模块设计 | 第22-35页 |
3.2.1 引脚分配方案 | 第22-23页 |
3.2.2 FPGA电源设计 | 第23-28页 |
3.2.2.1 稳压电源电路设计 | 第24-26页 |
3.2.2.2 电源去耦电路设计 | 第26-28页 |
3.2.3 FPGA配置电路设计 | 第28-33页 |
3.2.4 FPGA与DDS的接口设计 | 第33-34页 |
3.2.5 FPGA其他外围电路 | 第34-35页 |
3.3 本章小结 | 第35-37页 |
第四章 控制模块代码设计 | 第37-60页 |
4.1 控制系统方案 | 第37页 |
4.2 子系统设计 | 第37-57页 |
4.2.1 串口接收 | 第37-42页 |
4.2.2 本地缓存模块 | 第42-46页 |
4.2.3 控制字解码 | 第46-47页 |
4.2.4 时序产生 | 第47-56页 |
4.2.4.1 控制字存储 | 第49-51页 |
4.2.4.2 功能模概述 | 第51-52页 |
4.2.4.3 等幅模式模块 | 第52-53页 |
4.2.4.4 巴克码模式模块 | 第53-54页 |
4.2.4.5 延时模块 | 第54-55页 |
4.2.4.6 计时模块 | 第55页 |
4.2.4.7 DDS独立引脚控制模块 | 第55-56页 |
4.2.4.8 其他模块 | 第56页 |
4.2.6 SPI实现 | 第56-57页 |
4.3 本章小结 | 第57-60页 |
第五章 系统测试 | 第60-71页 |
5.1 测试方案 | 第60-61页 |
5.2 测试结果 | 第61-69页 |
5.2.1 FPGA控制指令输出测试 | 第61-66页 |
5.2.2 时域测试 | 第66-69页 |
5.3 测试结论 | 第69-71页 |
第六章 总结与展望 | 第71-72页 |
6.1 总结 | 第71页 |
6.2 展望 | 第71-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-75页 |