基于sb3500的DMR基带传输技术的研究与开发
摘要 | 第3-4页 |
Abstract | 第4页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-13页 |
1.1 研究背景 | 第7-8页 |
1.2 数字专用无线通信系统发展现状 | 第8-10页 |
1.3 项目的来源和主要任务 | 第10页 |
1.4 论文内容结构安排 | 第10-13页 |
第二章 DMR 通信协议 | 第13-27页 |
2.1 DMR 通信协议整体概述 | 第13-14页 |
2.2 DMR 通信协议分层模型 | 第14-15页 |
2.3 DMR 通信协议时隙结构和帧格式 | 第15-17页 |
2.4 传输信道 | 第17-20页 |
2.4.1 公共广播信道(CACH) | 第17-18页 |
2.4.2 带公共广播信道的业务信道 | 第18页 |
2.4.3 带保护时间的业务信道 | 第18-19页 |
2.4.4 双向信道 | 第19-20页 |
2.5 调制技术频谱分析 | 第20-27页 |
2.5.1 4FSK 信号频谱 | 第20-27页 |
第三章 开发板基带单工通信方案 | 第27-47页 |
3.1 开发板概述 | 第27-31页 |
3.1.1 开发板 | 第27-28页 |
3.1.2 核心板介绍 | 第28-30页 |
3.1.3 AD_DA 板介绍 | 第30-31页 |
3.2 开发板调试 | 第31-33页 |
3.2.1 DSP 定时器—NMPT | 第31-33页 |
3.2.2 DSP 线程的创建与终结 | 第33页 |
3.3 关于本实验说明 | 第33-35页 |
3.3.1 方案简介 | 第33-35页 |
3.4 单工通信程序概述 | 第35-39页 |
3.4.1 DSP 程序主要流程图 | 第35-37页 |
3.4.2 ARM 程序主要流程图 | 第37-39页 |
3.5 主呼端 DSP 程序 | 第39-42页 |
3.5.1 程序流程 | 第39-40页 |
3.5.2 调制及滤波简介 | 第40-41页 |
3.5.3 DA 转换 | 第41-42页 |
3.6 被呼端程序 | 第42-44页 |
3.6.1 程序流程 | 第42-43页 |
3.6.2 同步过程 | 第43页 |
3.6.3 采样与解调 | 第43-44页 |
3.7 主呼与被呼的切换 | 第44-45页 |
3.8 双工通信研究 | 第45-47页 |
第四章 基带单工通信实验结果和分析 | 第47-53页 |
4.1 基带单工通信实验流程 | 第47-48页 |
4.1.1 实验模型 | 第47-48页 |
4.1.2 实验流程 | 第48页 |
4.2 主呼端发送结果 | 第48-49页 |
4.3 被呼端接收结果 | 第49-53页 |
4.3.1 帧同步之前 | 第49-50页 |
4.3.2 帧同步之后 | 第50-53页 |
第五章 基带扩展板硬件设计 | 第53-69页 |
5.1 扩展板整体方案 | 第53-55页 |
5.1.1 系统功能框图 | 第54页 |
5.1.2 硬件方案 | 第54-55页 |
5.2 DAC 模块电路设计 | 第55-56页 |
5.3 语音模块 | 第56-59页 |
5.4 ADC 模块电路设计 | 第59-60页 |
5.5 LCD 及键盘接口电路 | 第60-63页 |
5.5.1 LCD 模块 | 第60页 |
5.5.2 LCD 与扩展板的接口电路 | 第60-62页 |
5.5.3 键盘接口电路 | 第62-63页 |
5.6 PCB 设计 | 第63-66页 |
5.6.1 PCB 布局 | 第63-64页 |
5.6.2 PCB 分层 | 第64-66页 |
5.6.3 PCB 布线 | 第66页 |
5.7 扩展板调试 | 第66-69页 |
5.7.1 电压稳定性 | 第66-68页 |
5.7.2 功能的实现 | 第68-69页 |
第六章 系统脱机问题研究 | 第69-81页 |
6.1 内存分配问题 | 第69-74页 |
6.1.1 内存芯片介绍 | 第69-70页 |
6.1.2 内存规划表介绍 | 第70-72页 |
6.1.3 ARM 与 DSP 交互的内存区 | 第72-73页 |
6.1.4 DSP 各核的数据区 | 第73-74页 |
6.2 脱机研究 | 第74-81页 |
6.2.1 脱机原理 | 第74-75页 |
6.2.2 脱机方法 | 第75-78页 |
6.2.3 脱机实例 | 第78-81页 |
总结与展望 | 第81-83页 |
致谢 | 第83-85页 |
参考文献 | 第85-87页 |
附录 | 第87-89页 |