基于FPGA带频率自适应跟踪的矢量型数字锁相放大器设计
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第9-15页 |
1.1 课题背景与研究目的 | 第9页 |
1.2 国内外研究现状及趋势 | 第9-12页 |
1.2.1 国外研究现状 | 第9-10页 |
1.2.2 国内研究现状 | 第10-12页 |
1.3 数字锁相放大器的特点 | 第12-13页 |
1.4 本论文的主要工作 | 第13-15页 |
第二章 锁相放大器的设计原理与设计方案 | 第15-27页 |
2.1 互相关检测原理概述 | 第15-16页 |
2.2 锁相放大器的结构与参数 | 第16-23页 |
2.2.1 单通道锁相放大器结构 | 第16-19页 |
2.2.2 正交矢量型锁相放大器结构 | 第19-20页 |
2.2.3 锁相放大器性能参数 | 第20-23页 |
2.3 锁相放大器的总体设计方案 | 第23-26页 |
2.4 本章小结 | 第26-27页 |
第三章 自适应频率跟踪模块的设计 | 第27-44页 |
3.1 跟踪模块的总体结构与工作原理 | 第27-28页 |
3.2 数字锁相环的分析与设计 | 第28-39页 |
3.2.1 平方锁相环的设计 | 第29-37页 |
3.2.2 Costas环的设计 | 第37-39页 |
3.3 FFT载频估计模块 | 第39-41页 |
3.4 自适应频率跟踪的仿真实现 | 第41-43页 |
3.5 本章小结 | 第43-44页 |
第四章 数字滤波器的设计 | 第44-57页 |
4.1 基于FPGA的FIR低通滤波器设计 | 第44-47页 |
4.2 多速率数字信号处理 | 第47-51页 |
4.2.1 CIC滤波器的特性与设计 | 第49-50页 |
4.2.2 HBF滤波器的特性与设计 | 第50-51页 |
4.3 级联窄带低通滤波器 | 第51-53页 |
4.4 自适应陷波器滤除单频干扰 | 第53-56页 |
4.5 本章小结 | 第56-57页 |
第五章 系统整体实现与测试 | 第57-68页 |
5.1 锁放的整体实现与时钟分配 | 第57-59页 |
5.2 自适应频率跟踪精度与抗噪声性能 | 第59-62页 |
5.3 整体测试结果 | 第62-65页 |
5.4 系统误差来源与分析 | 第65-67页 |
5.5 本章小结 | 第67-68页 |
第六章 总结与展望 | 第68-70页 |
6.1 全文总结 | 第68-69页 |
6.2 研究展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-76页 |
附录1 攻读硕士学位期间发表论文与专利 | 第76页 |