弹载雷达信号处理机系统设计与开发
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第11-12页 |
| 缩略语对照表 | 第12-16页 |
| 第一章 绪论 | 第16-20页 |
| 1.1 课题背景和意义 | 第16-17页 |
| 1.2 发展现状和趋势 | 第17-18页 |
| 1.3 论文内容安排 | 第18-20页 |
| 第二章 信号处理机系统设计 | 第20-32页 |
| 2.1 引言 | 第20页 |
| 2.2 系统总体设计 | 第20-25页 |
| 2.2.1 系统工作模式和发射波形 | 第20-21页 |
| 2.2.2 处理机工作流程 | 第21-23页 |
| 2.2.3 处理机信号处理流程 | 第23-25页 |
| 2.3 系统硬件平台设计 | 第25-30页 |
| 2.3.1 硬件平台设计方案 | 第25-27页 |
| 2.3.2 硬件平台组成 | 第27-29页 |
| 2.3.3 硬件平台接口关系 | 第29-30页 |
| 2.4 本章小结 | 第30-32页 |
| 第三章 FPGA分系统设计 | 第32-40页 |
| 3.1 引言 | 第32页 |
| 3.2 系统任务划分 | 第32-33页 |
| 3.3 FPGA系统总体设计 | 第33-38页 |
| 3.3.1 FPGA系统架构设计 | 第33-35页 |
| 3.3.2 FPGA系统控制设计 | 第35页 |
| 3.3.3 FPGA系统时钟域划分 | 第35-37页 |
| 3.3.4 FPGA系统实时性分析 | 第37-38页 |
| 3.4 本章小结 | 第38-40页 |
| 第四章 信号处理算法的FPGA实现 | 第40-62页 |
| 4.1 引言 | 第40页 |
| 4.2 数字下变频 | 第40-47页 |
| 4.2.1 数字下变频原理 | 第41-44页 |
| 4.2.2 数字下变频的实现 | 第44-47页 |
| 4.3 脉冲压缩 | 第47-50页 |
| 4.3.1 匹配滤波器设计 | 第47-48页 |
| 4.3.2 脉冲压缩的实现 | 第48-50页 |
| 4.4 脉冲积累与合成 | 第50-54页 |
| 4.4.1 模块的存储器设计 | 第51-53页 |
| 4.4.2 脉冲积累与合成的实现 | 第53-54页 |
| 4.5 一维距离成像 | 第54-60页 |
| 4.5.1 步进频率信号的一维成像原理 | 第55-56页 |
| 4.5.2 冗余的产生 | 第56-57页 |
| 4.5.3 改进的舍弃法 | 第57-58页 |
| 4.5.4 改进舍弃法的实现 | 第58-60页 |
| 4.6 单元平均恒虚警 | 第60-61页 |
| 4.6.1 单元平均恒虚警的参数设计 | 第60页 |
| 4.6.2 单元平均恒虚警的实现 | 第60-61页 |
| 4.7 本章小结 | 第61-62页 |
| 第五章 系统测试验证 | 第62-74页 |
| 5.1 引言 | 第62页 |
| 5.2 FPGA系统测试验证方案 | 第62-64页 |
| 5.3 前端仿真测试 | 第64-66页 |
| 5.3.1 前端功能仿真测试 | 第64-65页 |
| 5.3.2 前端硬件仿真测试 | 第65-66页 |
| 5.4 后端仿真测试 | 第66-73页 |
| 5.4.1 生成回波仿真数据 | 第66-67页 |
| 5.4.2 后端功能仿真测试 | 第67-69页 |
| 5.4.3 后端硬件仿真测试 | 第69-73页 |
| 5.5 本章小结 | 第73-74页 |
| 结束语 | 第74-76页 |
| 参考文献 | 第76-78页 |
| 致谢 | 第78-80页 |
| 作者简介 | 第80页 |
| 1. 基本情况 | 第80页 |
| 2. 教育背景 | 第80页 |
| 3. 攻读硕士学位期间的究成果 | 第80页 |