致谢 | 第5-6页 |
摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
1 引言 | 第11-18页 |
1.1 论文的研究背景与意义 | 第11-12页 |
1.2 H.264视频标准概述 | 第12-13页 |
1.3 可重构多核处理器概述 | 第13-15页 |
1.4 论文研究内容与创新 | 第15-16页 |
1.5 论文的组织结构 | 第16-17页 |
1.6 本章小结 | 第17-18页 |
2 可重构多核处理器的架构 | 第18-27页 |
2.1 可重构硬件简介 | 第18-19页 |
2.2 可重构硬件架构思想 | 第19-20页 |
2.3 可重构硬件架构模块 | 第20-24页 |
2.3.1 PEA | 第20-21页 |
2.3.2 Router | 第21-22页 |
2.3.3 片上存储架构 | 第22-23页 |
2.3.4 ALU | 第23-24页 |
2.4 可重构平台实现方法 | 第24-26页 |
2.5 本章小结 | 第26-27页 |
3 H.264视频解码关键算法 | 第27-36页 |
3.1 H.264编解码原理 | 第27-28页 |
3.2 帧内预测 | 第28-30页 |
3.3 帧间预测 | 第30-31页 |
3.4 DCT变换和IDCT变换 | 第31-32页 |
3.5 去块效应滤波 | 第32-34页 |
3.6 基于可重构的解码算法特点 | 第34-35页 |
3.7 本章小结 | 第35-36页 |
4 视频解码关键算法的可重构映射和实现 | 第36-50页 |
4.1 可重构并行计算介绍 | 第36-37页 |
4.2 可重构映射介绍 | 第37-40页 |
4.2.1 映射流程介绍 | 第37-38页 |
4.2.2 映射语法介绍 | 第38-39页 |
4.2.3 配置平台介绍 | 第39-40页 |
4.3 IDCT算法映射分析和方法实现 | 第40-44页 |
4.3.1 IDCT算法分析 | 第40-42页 |
4.3.2 IDCT算法映射实现 | 第42-44页 |
4.4 去块效应滤波算法映射分析和方法实现 | 第44-49页 |
4.4.1 去块效应滤波算法分析 | 第45-46页 |
4.4.2 去块效应滤波算法映射实现 | 第46-49页 |
4.5 本章小结 | 第49-50页 |
5 基于可重构架构的算法验证和分析 | 第50-60页 |
5.1 算法映射验证平台和方法介绍 | 第50-54页 |
5.2 基于可重构多核处理器的IDCT算法验证对比 | 第54-56页 |
5.3 基于可重构多核处理器的去块效应滤波算法验证对比 | 第56-58页 |
5.4 本章小结 | 第58-60页 |
6 总结 | 第60-62页 |
6.1 工作总结 | 第60页 |
6.2 工作展望 | 第60-62页 |
参考文献 | 第62-65页 |
附录A 映射配置信息 | 第65-72页 |
作者简历及攻读硕士学位期间取得的研究成果 | 第72-74页 |
学位论文数据集 | 第74页 |