基于DSP的数字静噪设计
| 摘要 | 第1-7页 |
| Abstract | 第7-11页 |
| 1 绪论 | 第11-16页 |
| ·研究背景及意义 | 第11页 |
| ·国内外静噪技术现状 | 第11-14页 |
| ·导频静噪 | 第11-12页 |
| ·噪声静噪 | 第12页 |
| ·载波检测静噪 | 第12-13页 |
| ·亚音频编解码静噪 | 第13页 |
| ·语音频谱静噪 | 第13-14页 |
| ·载波和语音联合静噪 | 第14页 |
| ·研究目标 | 第14-15页 |
| ·主要内容与结构安排 | 第15-16页 |
| 2 基于DSP的数字静噪总体设计 | 第16-28页 |
| ·硬件电路设计 | 第16-27页 |
| ·差分驱动芯片 | 第16-17页 |
| ·AD转换器 | 第17-20页 |
| ·FPGA芯片 | 第20-21页 |
| ·ARM芯片 | 第21-22页 |
| ·DSP芯片 | 第22-27页 |
| ·软件总体设计 | 第27-28页 |
| 3 AM中频数字化解调 | 第28-33页 |
| ·AM中频数字化解调原理 | 第28-29页 |
| ·指标分析论证 | 第29-30页 |
| ·基于DSP的设计方法 | 第30-33页 |
| ·AGC设计 | 第30页 |
| ·带通采样设计 | 第30-31页 |
| ·抗混叠滤波器设计 | 第31页 |
| ·AM解调设计 | 第31-33页 |
| 4 基于信噪比的静噪设计 | 第33-45页 |
| ·信噪比计算方法 | 第33-34页 |
| ·锁相环设计 | 第34-37页 |
| ·COSTAS锁相环工作过程 | 第34-36页 |
| ·环路参数设计 | 第36-37页 |
| ·基于DSP的设计方法 | 第37-45页 |
| ·滤波器变换设计 | 第37页 |
| ·锁相环快速自恢复设计 | 第37-40页 |
| ·调制度识别设计 | 第40页 |
| ·静噪判决设计 | 第40-45页 |
| 5 基于语音特征的静噪设计 | 第45-58页 |
| ·语音信号的短时处理 | 第45-50页 |
| ·语音信号的加窗处理 | 第45-47页 |
| ·短时平均能量 | 第47页 |
| ·短时平均幅度 | 第47-48页 |
| ·短时平均过零率 | 第48-49页 |
| ·短时自相关 | 第49-50页 |
| ·语音特征的选择 | 第50-51页 |
| ·基于DSP的设计方法 | 第51-58页 |
| ·滑动窗口设计 | 第52页 |
| ·静噪判决参数选取 | 第52-55页 |
| ·静噪判决设计 | 第55-58页 |
| 6 试验与分析 | 第58-70页 |
| ·试验目的 | 第58页 |
| ·试验方案 | 第58页 |
| ·试验方法与结果分析 | 第58-70页 |
| ·中频信号幅度偏移试验 | 第60页 |
| ·高信噪比下语音质量试验 | 第60-62页 |
| ·低信噪比下语音质量试验 | 第62页 |
| ·中心频率偏移试验 | 第62-65页 |
| ·语音失真度试验 | 第65页 |
| ·静噪等级试验 | 第65-69页 |
| ·有无调制信号静噪试验 | 第69-70页 |
| 结论与展望 | 第70-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-75页 |
| 攻读硕士学位期间发表的论文 | 第75页 |
| 攻读硕士学位期间的获奖情况 | 第75页 |