基于Tilera-Gx处理器的高清实时可伸缩编码
致谢 | 第1-6页 |
摘要 | 第6-7页 |
Abstract | 第7-8页 |
目录 | 第8-10页 |
1 引言 | 第10-18页 |
·研究背景及意义 | 第10-12页 |
·相关技术介绍 | 第12-15页 |
·视频编码原理 | 第12-13页 |
·视频编码方法 | 第13-14页 |
·视频编码标准 | 第14-15页 |
·研究内容与论文结构 | 第15-18页 |
·主要研究内容 | 第15-16页 |
·论文组织结构 | 第16-18页 |
2 可伸缩编码算法 | 第18-31页 |
·H.264/AVC技术概要 | 第18-23页 |
·SVC三种伸缩特性 | 第23-30页 |
·空间可伸缩 | 第24-26页 |
·质量可伸缩 | 第26-28页 |
·时间可伸缩 | 第28-30页 |
·SVC的档次和级别 | 第30页 |
·本章小结 | 第30-31页 |
3 Tilera-Gx36多核处理器 | 第31-36页 |
·处理器主要技术 | 第32-33页 |
·网状组织架构 | 第32-33页 |
·动态分布高速缓存 | 第33页 |
·开发环境 | 第33-35页 |
·本章小结 | 第35-36页 |
4 高清实时可伸缩编码器软件设计 | 第36-48页 |
·编码器功能需求 | 第36-38页 |
·编码器总体设计 | 第38-39页 |
·编码器详细设计 | 第39-47页 |
·输入输出 | 第39-41页 |
·层级编码 | 第41-44页 |
·宏块级编码 | 第44-46页 |
·模式选择优化 | 第46-47页 |
·本章小结 | 第47-48页 |
5 高清实时可伸缩编码器多核并行设计 | 第48-56页 |
·空间层级并行 | 第48-50页 |
·动态slice划分 | 第50-52页 |
·并行滤波 | 第52-53页 |
·动态核数分配 | 第53-55页 |
·本章小结 | 第55-56页 |
6 整体优化及实验结果 | 第56-68页 |
·指令优化 | 第56-59页 |
·SIMD指令优化 | 第56-58页 |
·指令乱序 | 第58-59页 |
·cache优化 | 第59-61页 |
·cache原理 | 第59-60页 |
·指令cache优化 | 第60-61页 |
·数据cache优化 | 第61页 |
·FeedBack优化 | 第61页 |
·其它优化方式 | 第61-63页 |
·实验结果 | 第63-66页 |
·动态slice大小划分方案实验结果 | 第64-65页 |
·去方块滤波的并行化方案实验结果 | 第65页 |
·动态核数分配方案实验结果 | 第65-66页 |
·串行与并行方案性能比较 | 第66页 |
·本章小结 | 第66-68页 |
7 总结和展望 | 第68-70页 |
·总结 | 第68页 |
·展望 | 第68-70页 |
参考文献 | 第70-74页 |
作者简介 | 第74页 |