异构双处理器系统功能安全设计方法研究
摘要 | 第1-5页 |
Abstract | 第5-8页 |
1 绪论 | 第8-12页 |
·课题研究背景和意义 | 第8页 |
·国内外研究现状 | 第8-9页 |
·本文主要工作 | 第9-10页 |
·本文内容安排 | 第10-12页 |
2 功能安全标准及相关系统开发流程 | 第12-20页 |
·功能安全相关概念和参数 | 第12-15页 |
·如何确定安全完整性等级 | 第15-18页 |
·功能安全系统开发实现流程 | 第18-19页 |
·本章小结 | 第19-20页 |
3 异构双处理器系统硬件功能安全设计 | 第20-37页 |
·硬件失效原因 | 第20-21页 |
·异构双处理器系统硬件设计架构 | 第21-24页 |
·异构 | 第24-28页 |
·硬件自诊断 | 第28-29页 |
·设计示例 | 第29-37页 |
4 异构双处理器系统软件功能安全设计 | 第37-51页 |
·异构双处理器系统软件安全要求 | 第37-38页 |
·异构双处理器系统软件结构 | 第38-39页 |
·处理器同步设计方法 | 第39-45页 |
·软件诊断设计 | 第45-50页 |
·软件安全功能设计 | 第50页 |
·总结 | 第50-51页 |
5 异构双处理器系统功能安全设计方法应用实例 | 第51-52页 |
6 工作总结与展望 | 第52-54页 |
·工作总结 | 第52页 |
·工作展望 | 第52-54页 |
致谢 | 第54-55页 |
参考文献 | 第55-58页 |
附录 攻读学位期间发表论文目录 | 第58页 |