摘要 | 第1-5页 |
ABSTRACT | 第5-15页 |
第一章 绪论 | 第15-20页 |
·LTE 技术及演进 | 第15-16页 |
·CoMP 技术在现代通信中应用 | 第16-17页 |
·本文研究的主要内容 | 第17-18页 |
·本文结构及内容安排 | 第18-20页 |
第二章 CoMP 系统中预编码算法 | 第20-38页 |
·CoMP 系统中上下行链路 | 第20-24页 |
·CoMP 上行传输系统 | 第21-22页 |
·CoMP 下行传输系统 | 第22-24页 |
·下行 CoMP 系统中 JP 预编码算法 | 第24-31页 |
·系统模型 | 第25-27页 |
·迫零(ZF)波束成型算法 | 第27页 |
·块对角化(BD)算法 | 第27-29页 |
·BD-SVD 算法 | 第29页 |
·ZF 和 BD-SVD 算法性能分析 | 第29-31页 |
·下行 CoMP 系统 CBF 预编码算法 | 第31-35页 |
·系统模型 | 第31-32页 |
·下行 CoMP-CBF 基于 SLNR 算法方案 | 第32-35页 |
·CoMP-CB 算法和 JP 算法的比较 | 第35-36页 |
·本章小结 | 第36-38页 |
第三章 分布式预编码功率分配算法优化 | 第38-60页 |
·在 MISO IC 下基于 VSINR 最大化的协同方案 | 第38-47页 |
·系统模型 | 第38-39页 |
·算法描述 | 第39-47页 |
·基于 LVSINR 的分布式多小区 MISO 预编码算法 | 第47-52页 |
·系统模型 | 第48-49页 |
·LVSINR 最大化算法 | 第49-52页 |
·LVSINR 和 VSINR 分析比较 | 第52-54页 |
·LVSINR 的功率分配改进 | 第54-58页 |
·本章小结 | 第58-60页 |
第四章 CoMP 系统的硬件和算法实现 | 第60-79页 |
·系统平台基本架构 | 第60-64页 |
·平台主要指标和工作模式 | 第61-62页 |
·系统基带信号模块组成 | 第62-63页 |
·主要接口模块介绍 | 第63-64页 |
·DSP 软硬件相关介绍 | 第64-66页 |
·仿真工具及其芯片说明 | 第65-66页 |
·DSP 实现算法介绍 | 第66-71页 |
·帧结构及其导频结构设计 | 第67-70页 |
·DSP 中预编码算法实现方案 | 第70-71页 |
·硬件实现结果及其分析 | 第71-78页 |
·本章小结 | 第78-79页 |
第五章 全文总结 | 第79-81页 |
·全文工作总结 | 第79-80页 |
·下一步的研究工作 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-85页 |
个人简历 | 第85-86页 |
攻读硕士学位期间的研究成果 | 第86-87页 |