摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-17页 |
·实时信号处理系统信号频谱分析方法概述 | 第10-13页 |
·经典频谱分析方法 | 第11-12页 |
·现代功率谱估计方法 | 第12-13页 |
·频谱分析算法实现研究现状 | 第13-15页 |
·FFT 算法应用现状 | 第13-14页 |
·burg 算法应用现状 | 第14-15页 |
·本论文的研究意义与主要工作 | 第15-17页 |
·本论文的研究意义 | 第15-16页 |
·本文的主要工作 | 第16-17页 |
第2章 burg 算法分析 | 第17-25页 |
·现代谱估计简介 | 第17-18页 |
·Levinson-Durbin 递推 | 第18-22页 |
·burg 算法 | 第22-24页 |
·本章小结 | 第24-25页 |
第3章 burg 算法的谱估计仿真 | 第25-47页 |
·FFT 与 burg 算法性能仿真比较 | 第25-28页 |
·长序列条件下比较 | 第25-27页 |
·短序列条件下 | 第27-28页 |
·burg 算法谱估计不同条件下性能仿真 | 第28-33页 |
·短序列下不同初始相位条件下 | 第28-31页 |
·不同阶数条件下 | 第31-33页 |
·burg 算法谱估计浮点仿真 | 第33-39页 |
·burg 核心算法浮点仿真 | 第34-36页 |
·功率谱估计浮点仿真 | 第36-39页 |
·burg 算法频谱估计定点仿真 | 第39-46页 |
·定点运算中的若干问题 | 第39-44页 |
·仿真结果 | 第44-46页 |
·本章小结 | 第46-47页 |
第4章 burg 算法频谱估计的硬件描述 | 第47-64页 |
·Stratix II FPGA 平台简介 | 第47-51页 |
·burg 频谱估计的 VHDL 设计原理 | 第51-59页 |
·顶层模块设计 | 第51-52页 |
·burg 核心算法模块 | 第52-57页 |
·频谱生成模块 | 第57-59页 |
·主要模块设计结果 | 第59-63页 |
·顶层模块 | 第59-60页 |
·输入缓冲与 burg 模块 | 第60-61页 |
·burg 核心 burgcore 模块 | 第61-62页 |
·功率生成模块 | 第62-63页 |
·本章小结 | 第63-64页 |
第5章 基于 FPGA 实现的 burg 算法性能分析 | 第64-74页 |
·仿真测试流程 | 第64页 |
·仿真结果 | 第64-70页 |
·面积资源评估 | 第70-71页 |
·速度评估 | 第71-73页 |
·本章小结 | 第73-74页 |
结论与展望 | 第74-76页 |
参考文献 | 第76-79页 |
致谢 | 第79-80页 |
附录 A (攻读学位期间发表的学术论文) | 第80-81页 |
附录 B (攻读学位期间参与的科研项目) | 第81页 |