TDD模式下基带信号的位同步算法在DSP上的实现
| 摘要 | 第1-5页 |
| Abstract | 第5-13页 |
| 第一章 绪论 | 第13-18页 |
| ·研究背景及意义 | 第13-14页 |
| ·研究背景 | 第13页 |
| ·研究意义 | 第13-14页 |
| ·国内外发展现状 | 第14-16页 |
| ·国外发展现状 | 第14-16页 |
| ·国内发展现状 | 第16页 |
| ·论文结构及内容安排 | 第16-18页 |
| 第二章 TDD 模式下的基带解调技术简介 | 第18-24页 |
| ·TDD 模式下的基带解调原理 | 第18-19页 |
| ·TDD 模式及工作原理 | 第18页 |
| ·TDD 模式的优势与不足 | 第18-19页 |
| ·基带解调技术简介 | 第19页 |
| ·TDD 模式下基带通信的难点 | 第19-23页 |
| ·位定时偏差 | 第19-22页 |
| ·TDD 的收发切换 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 第三章 位同步算法的研究及改进 | 第24-45页 |
| ·位同步技术实现方法 | 第24-27页 |
| ·插入导频法 | 第25页 |
| ·直接法 | 第25-26页 |
| ·位同步法的选择 | 第26-27页 |
| ·传统的位同步算法研究 | 第27-29页 |
| ·早迟门位同步法 | 第27-28页 |
| ·平方位同步法 | 第28-29页 |
| ·传统位同步算法的总结比较 | 第29页 |
| ·Gardner 算法 | 第29-38页 |
| ·传统 Gardner 算法分析 | 第29-30页 |
| ·改进的 Gardner 算法 | 第30-31页 |
| ·Gardner 算法鉴相器特性 | 第31-36页 |
| ·载波相偏对 Gardner 算法影响的分析 | 第36-38页 |
| ·Gardner 算法的环路结构 | 第38-44页 |
| ·内插滤波器 | 第39-41页 |
| ·定时误差检测器 | 第41-42页 |
| ·环路滤波器 | 第42-43页 |
| ·控制器模块 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 第四章 位同步算法在 DSP 上的实现及优化 | 第45-60页 |
| ·软件开发环境 | 第45-46页 |
| ·Matlab | 第45页 |
| ·CCS | 第45-46页 |
| ·基带系统的搭建 | 第46-51页 |
| ·发送端的设计 | 第48页 |
| ·接收端的设计 | 第48-50页 |
| ·系统性能统计 | 第50-51页 |
| ·代码优化 | 第51-57页 |
| ·硬件开关选择 | 第51页 |
| ·将浮点数算法改为定点算法 | 第51-52页 |
| ·编译选项的使用 | 第52页 |
| ·循环展开 | 第52-53页 |
| ·循环合并 | 第53页 |
| ·针对循环次数的优化 | 第53-54页 |
| ·对循环进行交叠 | 第54-55页 |
| ·判断指令 | 第55-56页 |
| ·变量存储位置的选择 | 第56-57页 |
| ·运算合并 | 第57页 |
| ·优化效果 | 第57-59页 |
| ·算法运行速率 | 第57-58页 |
| ·位同步建立时间 | 第58-59页 |
| ·本章小结 | 第59-60页 |
| 第五章 实验结果及分析 | 第60-74页 |
| ·在理想情况下的测试 | 第60-62页 |
| ·噪声的影响 | 第62-67页 |
| ·加入 10dB 高斯白噪声 | 第62-64页 |
| ·加入 15dB 高斯白噪声 | 第64-66页 |
| ·加入 20db 高斯白噪声 | 第66-67页 |
| ·实验结果分析 | 第67页 |
| ·I/Q 相位不平衡的影响 | 第67-72页 |
| ·1°相位误差 | 第67-69页 |
| ·3°相位误差 | 第69-70页 |
| ·5°相位误差 | 第70-72页 |
| ·实验结果分析 | 第72页 |
| ·I/Q 增益不平衡的影响 | 第72-73页 |
| ·本章小结 | 第73-74页 |
| 第六章 总结与展望 | 第74-76页 |
| ·工作总结 | 第74页 |
| ·工作展望 | 第74-76页 |
| 致谢 | 第76-77页 |
| 参考文献 | 第77-80页 |
| 攻读硕士学位期间的研究成果 | 第80-81页 |
| 参加的科研项目 | 第80页 |
| 获得奖项 | 第80页 |
| 个人简历 | 第80-81页 |