媒体数字信号处理器的增强设计及应用研究
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第1章 绪论 | 第7-21页 |
·DSP处理器的介绍 | 第7-12页 |
·DSP处理器的基本特点 | 第7-9页 |
·DSP处理器的发展趋势 | 第9-10页 |
·典型DSP处理器的特点分析 | 第10-12页 |
·MediaDSP1601的结构特点 | 第12-14页 |
·嵌入式实时操作系统 | 第14-17页 |
·DSP增强设计的方法 | 第17-18页 |
·本文主要贡献和结构安排 | 第18-21页 |
第2章 16位通用乘累加器MAC的研究 | 第21-43页 |
·现有MAC设计的改进方法 | 第21-23页 |
·MAC的时延、门数限制条件 | 第23页 |
·MAC通用设计方法的研究 | 第23-38页 |
·BOOTH编码及部分积产生 | 第24-25页 |
·传统的Wallace树结构及其累加过程 | 第25页 |
·改进的Wallace树结构及其累加过程 | 第25-28页 |
·分裂式Wallace树结构和累加过程设计 | 第28-37页 |
·MAC结果产生 | 第37-38页 |
·方案的比较与最优方案的选择 | 第38-41页 |
·本章小结 | 第41-43页 |
第3章 数字信号处理器的专用指令设计 | 第43-71页 |
·MD1601指令集结构特点 | 第43-44页 |
·数字信号处理器专用指令的软/硬件协同设计策略 | 第44-48页 |
·策略流程图 | 第45-46页 |
·流程图分析 | 第46-48页 |
·MediaDSP1601指令扩展分析 | 第48-51页 |
·MD1601指令扩展的需求分析 | 第48-49页 |
·指令扩展的基本原则和要求 | 第49-51页 |
·面向比特流操作的专用指令(用户自定义指令) | 第51-61页 |
·算法分析 | 第51-53页 |
·指令设计 | 第53-56页 |
·硬件结构分析 | 第56-59页 |
·集成开发环境的支持 | 第59-61页 |
·实验结果和性能评估 | 第61页 |
·DSP专用除法指令设计(处理器预定义指令) | 第61-69页 |
·恢复除法与不恢复除法 | 第62-63页 |
·典型的除法指令设计 | 第63-66页 |
·优化的除法指令设计 | 第66-69页 |
·集成开发环境的支持 | 第69页 |
·本章小结 | 第69-71页 |
第4章 基于DSP的嵌入式实时操作系统研究 | 第71-87页 |
·μC/OS-II移植分析 | 第71-74页 |
·μC/OS-II的运行机制 | 第72-73页 |
·MD1601处理器硬件分析 | 第73-74页 |
·MD1601的定时和中断控制设计 | 第74-84页 |
·MD1601的中断源 | 第74-75页 |
·定时器和中断处理方式 | 第75-77页 |
·中断控制器设计 | 第77-84页 |
·实验结果和性能评估 | 第84-85页 |
·测试和验证 | 第85-86页 |
·本章小结 | 第86-87页 |
全文总结与展望 | 第87-88页 |
参考文献 | 第88-93页 |
作者攻读硕士期间录用及投稿的论文 | 第93页 |
作者攻读硕士期间参加的科研工作 | 第93-94页 |
致谢 | 第94页 |