首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--多媒体技术与多媒体计算机论文

媒体数字信号处理器的增强设计及应用研究

摘要第1-4页
Abstract第4-5页
目录第5-7页
第1章 绪论第7-21页
   ·DSP处理器的介绍第7-12页
     ·DSP处理器的基本特点第7-9页
     ·DSP处理器的发展趋势第9-10页
     ·典型DSP处理器的特点分析第10-12页
   ·MediaDSP1601的结构特点第12-14页
   ·嵌入式实时操作系统第14-17页
   ·DSP增强设计的方法第17-18页
   ·本文主要贡献和结构安排第18-21页
第2章 16位通用乘累加器MAC的研究第21-43页
   ·现有MAC设计的改进方法第21-23页
   ·MAC的时延、门数限制条件第23页
   ·MAC通用设计方法的研究第23-38页
     ·BOOTH编码及部分积产生第24-25页
     ·传统的Wallace树结构及其累加过程第25页
     ·改进的Wallace树结构及其累加过程第25-28页
     ·分裂式Wallace树结构和累加过程设计第28-37页
     ·MAC结果产生第37-38页
   ·方案的比较与最优方案的选择第38-41页
   ·本章小结第41-43页
第3章 数字信号处理器的专用指令设计第43-71页
   ·MD1601指令集结构特点第43-44页
   ·数字信号处理器专用指令的软/硬件协同设计策略第44-48页
     ·策略流程图第45-46页
     ·流程图分析第46-48页
   ·MediaDSP1601指令扩展分析第48-51页
     ·MD1601指令扩展的需求分析第48-49页
     ·指令扩展的基本原则和要求第49-51页
   ·面向比特流操作的专用指令(用户自定义指令)第51-61页
     ·算法分析第51-53页
     ·指令设计第53-56页
     ·硬件结构分析第56-59页
     ·集成开发环境的支持第59-61页
     ·实验结果和性能评估第61页
   ·DSP专用除法指令设计(处理器预定义指令)第61-69页
     ·恢复除法与不恢复除法第62-63页
     ·典型的除法指令设计第63-66页
     ·优化的除法指令设计第66-69页
     ·集成开发环境的支持第69页
   ·本章小结第69-71页
第4章 基于DSP的嵌入式实时操作系统研究第71-87页
   ·μC/OS-II移植分析第71-74页
     ·μC/OS-II的运行机制第72-73页
     ·MD1601处理器硬件分析第73-74页
   ·MD1601的定时和中断控制设计第74-84页
     ·MD1601的中断源第74-75页
     ·定时器和中断处理方式第75-77页
     ·中断控制器设计第77-84页
   ·实验结果和性能评估第84-85页
   ·测试和验证第85-86页
   ·本章小结第86-87页
全文总结与展望第87-88页
参考文献第88-93页
作者攻读硕士期间录用及投稿的论文第93页
作者攻读硕士期间参加的科研工作第93-94页
致谢第94页

论文共94页,点击 下载论文
上一篇:超大规模集成电路设计中电源网格的分析及优化
下一篇:DMBT系统中利用FWT快速实现信道估计的研究及其硬件实现