测试集成与虚拟仪器
| 第一章 绪论 | 第1-10页 |
| 1.1 题目由来 | 第7-8页 |
| 1.2 国内发展状况及发展前景 | 第8页 |
| 1.3 本论文所作的工作 | 第8-10页 |
| 第二章 综述 | 第10-18页 |
| 2.1 EPP接口 | 第10-12页 |
| 2.2 EDA与FPGA技术 | 第12-15页 |
| 2.3 Windows编程技术与虚拟仪器 | 第15-18页 |
| 第三章 智能信号的产生 | 第18-32页 |
| 3.1 直接数字合成(DDS)的原理 | 第18-22页 |
| 3.2 相位累加器的结构 | 第22-25页 |
| 3.3 滤波器的设计 | 第25-28页 |
| 3.4 智能信号的产生 | 第28-32页 |
| 第四章 测频 | 第32-41页 |
| 4.1 测频原理 | 第32-35页 |
| 4.2 测频的实现 | 第35-38页 |
| 4.3 一种无±1误差测频方法的探讨 | 第38-41页 |
| 第五章 数据采集与数字存储示波器 | 第41-53页 |
| 5.1 数据采集 | 第41-44页 |
| 5.2 数字存储示波器的实现 | 第44-53页 |
| 第六章 网络频率特性分析仪 | 第53-63页 |
| 6.1 鉴幅 | 第53-55页 |
| 6.2 鉴相 | 第55-60页 |
| 6.3 扫频仪的实现 | 第60-63页 |
| 第七章 结束语 | 第63-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-68页 |
| 科研成果 | 第68-69页 |
| 附录A 系统实物图 | 第69-70页 |
| 附录B 虚拟界面和测试结果 | 第70-71页 |
| 附录C 网络频率特性分析仪的虚拟界面和测试结果 | 第71-72页 |