嵌入式8位微控制器的设计
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第1章 绪论 | 第9-18页 |
·绪论课题研究的目的和意义 | 第9页 |
·微控制器发展史 | 第9-13页 |
·单片机探索阶段 | 第10-11页 |
·单片机完善阶段 | 第11页 |
·微控制器形成阶段 | 第11-12页 |
·微控制器完善阶段 | 第12-13页 |
·微控制器国内外发展趋势 | 第13-16页 |
·微控制器国外发展趋势 | 第13-15页 |
·微控制器国内发展趋势 | 第15-16页 |
·课题来源及主要研究内容 | 第16页 |
·本章小结 | 第16-18页 |
第2章 嵌入式8 位微控制器的系统级设计 | 第18-38页 |
·系统规划 | 第18页 |
·系统设计平台 | 第18页 |
·系统设计流程图 | 第18页 |
·课题目录组织 | 第18页 |
·系统级设计 | 第18-37页 |
·系统规格定义 | 第20-27页 |
·系统架构图 | 第27-28页 |
·系统设计 | 第28-37页 |
·本章小结 | 第37-38页 |
第3章 RTL 代码的编写、优化及功能仿真 | 第38-58页 |
·代码编写规范 | 第38-52页 |
·编写总则 | 第38页 |
·基本编码方法 | 第38-41页 |
·可移植性编码 | 第41-43页 |
·时钟和复位信号设计 | 第43-48页 |
·可综合性编码 | 第48-52页 |
·RTL 代码的编写及优化 | 第52页 |
·功能仿真 | 第52-54页 |
·仿真平台的搭建 | 第52-53页 |
·仿真激励文件的生成 | 第53页 |
·功能仿真 | 第53-54页 |
·RTL 代码的逻辑综合及静态时序分析 | 第54-56页 |
·逻辑综合 | 第54页 |
·综合脚本编写规范 | 第54-55页 |
·综合脚本的开发 | 第55页 |
·综合策略的选择 | 第55页 |
·进行逻辑综合 | 第55-56页 |
·输出文件格式 | 第56页 |
·静态时序分析 | 第56-57页 |
·静态时序分析脚本的开发 | 第56页 |
·静态时序分析模式的选择 | 第56页 |
·进行静态时序分析 | 第56-57页 |
·本章小结 | 第57-58页 |
第4章 门级仿真 | 第58-62页 |
·门级仿真 | 第58-59页 |
·分析仿真结果 | 第59-61页 |
·本章小结 | 第61-62页 |
结论 | 第62-63页 |
参考文献 | 第63-66页 |
附录 | 第66-85页 |
致谢 | 第85-86页 |
工程硕士研究生个人简历 | 第86页 |