基于FPGA的高性能图计算架构FabGraph的研究与实现
| 摘要 | 第4-6页 |
| Abstract | 第6-7页 |
| 1 绪言 | 第10-14页 |
| 1.1 研究的目的及意义 | 第10-11页 |
| 1.2 国内外研究现状 | 第11-12页 |
| 1.3 论文基本内容 | 第12-14页 |
| 2 ForeGraph的研究与分析 | 第14-22页 |
| 2.1 ForeGraph的基本架构 | 第14-15页 |
| 2.2 ForeGraph存在的问题 | 第15-20页 |
| 2.3 对ForeGraph的改进策略 | 第20-21页 |
| 2.4 本章小结 | 第21-22页 |
| 3 FabGraph的设计与实现 | 第22-38页 |
| 3.1 FabGraph的基本架构 | 第22-23页 |
| 3.2 FabGraph的设计 | 第23-27页 |
| 3.3 FabGraph的实现与优化 | 第27-34页 |
| 3.4 理论性能分析 | 第34-37页 |
| 3.5 本章小结 | 第37-38页 |
| 4 FabGraph性能测试与结果分析 | 第38-47页 |
| 4.1 测试环境及数据集 | 第38-39页 |
| 4.2 DRAMSim2 仿真器 | 第39页 |
| 4.3 测试步骤 | 第39-42页 |
| 4.4 测试结果及分析 | 第42-46页 |
| 4.5 本章小结 | 第46-47页 |
| 5 总结和展望 | 第47-50页 |
| 5.1 全文总结 | 第47-48页 |
| 5.2 展望 | 第48-50页 |
| 致谢 | 第50-51页 |
| 参考文献 | 第51-55页 |
| 附录1 攻读硕士学位期间发表的论文及科研成果 | 第55-56页 |
| 附件 | 第56-65页 |