基于AMBA总线的高效图像压缩IP核接口设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·选题背景 | 第7页 |
| ·AMBA 总线标准 | 第7-8页 |
| ·论文内容 | 第8-11页 |
| 第二章 AMBA 标准分析 | 第11-21页 |
| ·引言 | 第11-12页 |
| ·AHB 总线分析 | 第12-17页 |
| ·AHB 总线简介 | 第12页 |
| ·AHB 基本传输 | 第12-14页 |
| ·AHB 总线信号 | 第14-16页 |
| ·仲裁器 | 第16-17页 |
| ·APB 总线分析 | 第17-21页 |
| ·APB 总线简介 | 第17页 |
| ·APB 传输 | 第17-21页 |
| 第三章 基于AMBA 总线的IP 核接口设计 | 第21-37页 |
| ·引言 | 第21页 |
| ·高效图像压缩IP 核接口 | 第21-34页 |
| ·高效图像压缩IP 核 | 第22-24页 |
| ·预处理 | 第22页 |
| ·小波变换 | 第22-23页 |
| ·量化 | 第23页 |
| ·具有优化截断的嵌入式块编码 | 第23-24页 |
| ·ARM9E 体系结构 | 第24-27页 |
| ·ARM 简介 | 第24页 |
| ·ARM 体系结构 | 第24-25页 |
| ·ARM 处理器 | 第25-27页 |
| ·高效图像压缩IP 核接口设计 | 第27-33页 |
| ·数据拼接单元 | 第28页 |
| ·寄存器单元 | 第28-29页 |
| ·FIFO 单元 | 第29-31页 |
| ·中断产生与控制逻辑单元 | 第31-33页 |
| ·小结 | 第33-34页 |
| ·SMI_FLASH 设计 | 第34-37页 |
| 第四章 IP 核接口验证 | 第37-45页 |
| ·引言 | 第37页 |
| ·SOC 验证流程 | 第37-40页 |
| ·高效图像压缩IP 核接口验证 | 第40-43页 |
| ·SMI_FLASH 验证 | 第43页 |
| ·本章小结 | 第43-45页 |
| 第五章 结束语 | 第45-47页 |
| 致谢 | 第47-49页 |
| 参考文献 | 第49-51页 |
| 研究成果 | 第51-52页 |