小型雷达侦察终端系统的设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景 | 第7-8页 |
| ·研究现状及发展趋势 | 第8-9页 |
| ·本文的工作 | 第9-11页 |
| 第二章 侦察接收机的组成原理 | 第11-17页 |
| ·雷达侦察的信号环境 | 第11-14页 |
| ·信号环境 | 第11-12页 |
| ·信号环境的参数描述 | 第12-13页 |
| ·雷达侦察接收机的要求 | 第13-14页 |
| ·侦察接收机的组成 | 第14-15页 |
| ·概述 | 第14页 |
| ·侦察频段划分 | 第14页 |
| ·侦察接收机基本组成和技术特点 | 第14-15页 |
| ·侦察接收机的工作流程 | 第15-17页 |
| 第三章 宽带数字接收机设计 | 第17-35页 |
| ·系统的要求及组成框图 | 第17-18页 |
| ·高速采样单元设计 | 第18-23页 |
| ·ADC的选择 | 第18页 |
| ·AT84AD001的主要特点 | 第18-19页 |
| ·AT84AD001B的外部引脚 | 第19-20页 |
| ·AT84AD001B的三线串口 | 第20-21页 |
| ·AT84AD001B的工作模式 | 第21页 |
| ·模拟信号输入设计 | 第21-22页 |
| ·数字信号输出 | 第22-23页 |
| ·基于FPGA的信号预处理电路 | 第23-27页 |
| ·StratixⅡ器件的结构与特点 | 第23-24页 |
| ·FPGA及配置芯片 | 第24-25页 |
| ·电源电路设计 | 第25-26页 |
| ·时钟电路 | 第26-27页 |
| ·JTAG配置方案 | 第27页 |
| ·基于DSP的信号主处理电路 | 第27-35页 |
| ·DSP的选择 | 第27页 |
| ·ADSP-BF561的介绍 | 第27-30页 |
| ·信号主处理系统硬件设计 | 第30-35页 |
| 第四章 高速PCB板的设计 | 第35-43页 |
| ·系统信号完整性设计 | 第35-38页 |
| ·信号完整性理论 | 第35-36页 |
| ·电路板结构 | 第36页 |
| ·差分电路匹配 | 第36-37页 |
| ·传输线窜扰 | 第37页 |
| ·电磁干扰 | 第37-38页 |
| ·系统电源完整性设计 | 第38-40页 |
| ·参考层分割 | 第39页 |
| ·电容选择应用 | 第39-40页 |
| ·数字接收机的高速PCB设计 | 第40-43页 |
| ·制定规则 | 第40页 |
| ·封装和过孔 | 第40-41页 |
| ·器件摆放和布线 | 第41-42页 |
| ·电源层分割 | 第42-43页 |
| 第五章 数字接收机关键模块的实现 | 第43-61页 |
| ·ADC接口 | 第43-45页 |
| ·高速采样单元组成 | 第43-44页 |
| ·高速采样的技术实现 | 第44-45页 |
| ·数字正交下变频 | 第45-49页 |
| ·数字正交下变频原理 | 第45页 |
| ·利用多相滤波法实现正交下变频的原理 | 第45-47页 |
| ·数字正交下变频的技术实现 | 第47-49页 |
| ·数字信道化 | 第49-54页 |
| ·DFT信道化滤波器 | 第49-51页 |
| ·基于多相滤波的信道化 | 第51-52页 |
| ·信道化的技术实现 | 第52-54页 |
| ·脉冲参数测量 | 第54-61页 |
| ·脉冲和脉冲参数的定义 | 第54-55页 |
| ·脉冲参数的测量原理 | 第55-61页 |
| 第六章 高速采样硬件调试及实验结果 | 第61-65页 |
| ·硬件调试说明 | 第61-62页 |
| ·实验结果 | 第62-65页 |
| 结束语 | 第65-67页 |
| 致谢 | 第67-69页 |
| 参考文献 | 第69-71页 |
| 附录A 电路板实物图 | 第71-73页 |
| 附录B 调试平台图 | 第73-75页 |
| 在读期间的科研成果 | 第75-76页 |