高动态GPS接收机的研究和硬件实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-10页 |
| ·GPS的概述 | 第8-9页 |
| ·课题的意义 | 第9-10页 |
| 第二章 GPS原理简介 | 第10-18页 |
| ·GPS系统结构 | 第10-11页 |
| ·GPS信号的特征 | 第11-13页 |
| ·伪随机噪声码的产生原理 | 第12-13页 |
| ·GPS系统定位原理 | 第13-15页 |
| ·用户速度的求解 | 第15-16页 |
| ·时间和GPS | 第16-17页 |
| ·UTC的产生 | 第16页 |
| ·GPS系统时 | 第16-17页 |
| ·高动态的影响 | 第17页 |
| ·本章小结 | 第17-18页 |
| 第三章 GSP接收机的系统架构和硬件设计 | 第18-65页 |
| ·前言 | 第18页 |
| ·接收机的整体功能架构 | 第18-19页 |
| ·模拟射频前端的硬件设计 | 第19-21页 |
| ·A/D部分设计 | 第21-24页 |
| ·FPGA的设计 | 第24-35页 |
| ·FPGA发展现状 | 第24-25页 |
| ·Xilinx FPGA开发流程 | 第25-29页 |
| ·基于Xilinx FPGA的硬件设计实现 | 第29-33页 |
| ·FGPA设计举例 | 第33-35页 |
| ·DSP的设计实现 | 第35-47页 |
| ·DSP的整体结构 | 第36-37页 |
| ·DSP的地址空间分配 | 第37-40页 |
| ·DSP的对外接口 | 第40-45页 |
| ·DSP的硬件设计实现 | 第45-47页 |
| ·显控部分(ARM9)设计 | 第47-52页 |
| ·时钟电路设计 | 第52-55页 |
| ·系统总体时钟方案 | 第52-53页 |
| ·PLL电路设计 | 第53-55页 |
| ·电源电路设计 | 第55-58页 |
| ·系统的PCB设计 | 第58-64页 |
| ·PCB设计基本原则 | 第58-61页 |
| ·PCB设计基本流程 | 第61-62页 |
| ·GPS系统基带板设计 | 第62-64页 |
| ·本章小结 | 第64-65页 |
| 第四章 硬件电路的调试和总体测试效果 | 第65-74页 |
| ·时钟模块的调试 | 第65-72页 |
| ·总体调试结果 | 第72-73页 |
| ·本章小结 | 第73-74页 |
| 第五章 总结 | 第74-75页 |
| ·前言 | 第74页 |
| ·文章总结 | 第74页 |
| ·课题展望 | 第74-75页 |
| 参考文献 | 第75-77页 |
| 附录 | 第77-83页 |
| 附录1 基带板电源层分割 | 第77-79页 |
| 附录2.基带板丝印层 | 第79页 |
| 附录3.基带板顶层走线 | 第79-80页 |
| 附录4.基带板内层信号走线 | 第80-81页 |
| 附录5.基带板平面层 | 第81-83页 |
| 致谢 | 第83-84页 |
| 发表论文目录 | 第84页 |