数字预失真链路设计与算法研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略词表 | 第14-15页 |
第一章 绪论 | 第15-19页 |
1.1 研究背景与意义 | 第15-16页 |
1.2 国内外研究状况与趋势 | 第16-17页 |
1.3 论文结构及内容安排 | 第17-19页 |
第二章 功率放大器与数字预失真技术 | 第19-36页 |
2.1 功放的失真特性及行为模型 | 第19-23页 |
2.1.1 功放的无记忆非线性失真特性及行为模型 | 第19-20页 |
2.1.2 功放的有记忆非线性失真特性及行为模型 | 第20-23页 |
2.2 数字预失真技术 | 第23-35页 |
2.2.1 数字预失真原理 | 第23-24页 |
2.2.2 数字预失真学习结构 | 第24-26页 |
2.2.3 查找表预失真器模型 | 第26-29页 |
2.2.4 自适应模型辨识算法 | 第29-35页 |
2.3 小结 | 第35-36页 |
第三章 数字预失真链路需求分析与总体设计 | 第36-42页 |
3.1 数字预失真链路需求分析 | 第36-39页 |
3.1.1 非线性失真指标 | 第36-38页 |
3.1.2 数字预失真链路总体需求 | 第38-39页 |
3.2 数字预失真链路总体方案设计 | 第39-41页 |
3.3 小结 | 第41-42页 |
第四章 数字预失真链路设计 | 第42-62页 |
4.1 数字预失真链路模块设计 | 第42-56页 |
4.1.1 预失真器模块设计 | 第42-43页 |
4.1.2 数字上/下采样模块设计 | 第43-46页 |
4.1.3 数字上/下变频模块设计 | 第46-47页 |
4.1.4 数模/模数转换模块设计 | 第47-50页 |
4.1.5 模拟上/下变频模块设计 | 第50-53页 |
4.1.6 模拟功放模块设计 | 第53-56页 |
4.1.7 功放非线性系统辨识模块设计 | 第56页 |
4.2 链路设计相关问题及解决方案 | 第56-61页 |
4.2.1 链路延时估计及补偿 | 第56-60页 |
4.2.2 幅度增益估计与补偿 | 第60-61页 |
4.3 小结 | 第61-62页 |
第五章 查找表预失真算法研究 | 第62-80页 |
5.1 引言 | 第62-63页 |
5.2 功放非线性参数辨识 | 第63-65页 |
5.3 查找表预失真算法设计 | 第65-78页 |
5.3.1 查找表预失真器结构设计 | 第65-66页 |
5.3.2 预调整值获取策略的改进 | 第66-74页 |
5.3.3 查找表资源分配策略的改进 | 第74-78页 |
5.4 查找表预失真算法性能分析 | 第78-79页 |
5.5 小结 | 第79-80页 |
第六章 预失真算法性能测试与分析 | 第80-88页 |
6.1 数字预失真链路工作流程 | 第80-81页 |
6.2 预失真前链路性能分析 | 第81-82页 |
6.3 功放非线性系统辨识 | 第82-84页 |
6.4 预失真后链路性能分析 | 第84-86页 |
6.5 预失真算法性能分析 | 第86-87页 |
6.6 小结 | 第87-88页 |
第七章 结束语 | 第88-90页 |
7.1 全文总结 | 第88页 |
7.2 下一步工作建议 | 第88-90页 |
致谢 | 第90-91页 |
参考文献 | 第91-94页 |
攻读硕士学位期间的研究成果 | 第94-95页 |