摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
第1章 绪论 | 第8-13页 |
1.1 课题研究背景及意义 | 第8-9页 |
1.2 相关研究的发展及现状 | 第9-12页 |
1.2.1 可视对讲系统 | 第9-10页 |
1.2.2 裸眼 3D显示技术 | 第10-12页 |
1.3 本文主要研究内容 | 第12页 |
1.4 论文的章节安排 | 第12-13页 |
第2章 门禁系统及其 3D化 | 第13-18页 |
2.1 可视对讲门禁系统 | 第13-15页 |
2.1.1 室外主机 | 第13-14页 |
2.1.2 室内分机 | 第14-15页 |
2.1.3 管理中心机 | 第15页 |
2.2 裸眼 3D技术 | 第15-17页 |
2.3 智能门禁系统整体方案设计 | 第17-18页 |
第3章 3D图像传感器设计研究 | 第18-34页 |
3.1 双CMOS图像传感器采集电路 | 第18-26页 |
3.1.1 CCD和CMOS介绍及性能对比 | 第19-23页 |
3.1.2 OV3640摄像头简介 | 第23-24页 |
3.1.3 双CMOS图像传感器图像采集电路设计 | 第24-26页 |
3.2 FPGA配置电路设计 | 第26-28页 |
3.3 图像数据缓存电路设计 | 第28-30页 |
3.4 图像显示器件 | 第30-32页 |
3.5 系统电源设计 | 第32-34页 |
第4章 3D图像传感器逻辑设计 | 第34-58页 |
4.1 基于VERILOG HDL语言的FPGA设计 | 第34-37页 |
4.1.1 Verilog HDL简介 | 第34-35页 |
4.1.2 设计方法 | 第35页 |
4.1.3 FPGA开发设计流程 | 第35-37页 |
4.2 双CMOS摄像头图像数据采集实现 | 第37-44页 |
4.2.1 图像传感器初始化控制 | 第37-41页 |
4.2.2 单摄像头图像采集 | 第41-43页 |
4.2.3 双摄像头立体对图像同步采集控制 | 第43页 |
4.2.4 时序仿真 | 第43-44页 |
4.3 图像帧缓存模块设计 | 第44-55页 |
4.3.1 异步FIFO读写设计及兵乓操作 | 第44-47页 |
4.3.2 SDRAM控制模块设计 | 第47-54页 |
4.3.3 时序仿真 | 第54-55页 |
4.4 3D图像传感器接.定义 | 第55-58页 |
第5章 系统调试和仿真 | 第58-66页 |
5.1 系统调试实验平台 | 第58-59页 |
5.2 硬件调试 | 第59-62页 |
5.3 软件调试 | 第62-64页 |
5.4 实验结果 | 第64-66页 |
第6章 总结与展望 | 第66-68页 |
6.1 总结 | 第66页 |
6.2 进一步工作的方向 | 第66-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |
攻读学位期间的研究成果 | 第71页 |