摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 绪论 | 第7-19页 |
1.0 研究的目的与意义 | 第7页 |
1.1 SAE AS5643 出现的背景 | 第7-8页 |
1.2 国内外研究现状 | 第8-9页 |
1.2.1 国外研究状况 | 第8页 |
1.2.2 国内研究状况 | 第8-9页 |
1.3 SAE AS5643 协议内容 | 第9-19页 |
1.3.1 使用异步流包 | 第9页 |
1.3.2 固定帧速率 | 第9-10页 |
1.3.3 通道号的静态分配 | 第10页 |
1.3.4 带宽预分配 | 第10页 |
1.3.5 纵向奇偶校验 | 第10-11页 |
1.3.6 循环冗余校验 | 第11页 |
1.3.7 匿名签署消息 | 第11页 |
1.3.8 数据格式 | 第11-12页 |
1.3.9 位序 | 第12页 |
1.3.10 数据编码 | 第12页 |
1.3.11 包大小 | 第12-13页 |
1.3.12 包格式 | 第13-19页 |
第二章 1394总线接口子板概要设计 | 第19-25页 |
2.1 1394 总线接口子板概述 | 第19页 |
2.2 体系架构和主要功能 | 第19-25页 |
2.2.1 AS5643 协议处理模块 | 第20-22页 |
2.2.2 PCI 接口模块 | 第22-25页 |
第三章 接口子板功能验证框架的搭架 | 第25-33页 |
3.1 虚拟平台搭建原理 | 第25-28页 |
3.1.1 设计流程 | 第25-26页 |
3.1.2 验证的定义及架构 | 第26-27页 |
3.1.3 平台搭建原则 | 第27页 |
3.1.4 功能验证流程 | 第27-28页 |
3.2 本次设计仿真测试环境搭建 | 第28-33页 |
第四章 接口子板的仿真验证 | 第33-61页 |
4.1 主机模型 | 第33-38页 |
4.1.1 主机模型搭建 | 第33页 |
4.1.2 PCI 接口信号 | 第33-35页 |
4.1.3 PCI 总线命令 | 第35页 |
4.1.4 基本的 PCI 总线操作 | 第35-37页 |
4.1.5 PCI 总线结束的处理 | 第37-38页 |
4.1.6 PCI 错误处理 | 第38页 |
4.2 链路层模型 | 第38-54页 |
4.2.1 链路层功能模型搭建 | 第38-39页 |
4.2.2 链路层主机接口时序 | 第39-42页 |
4.2.3 事务层通过 DM 接口与其他节点间的数据交换 | 第42-44页 |
4.2.4 接受发送的数据格式 | 第44-54页 |
4.3 FLASH 模型 | 第54-56页 |
4.3.1 FLASH 接口信号 | 第54页 |
4.3.2 FLASH 接口时序 | 第54-55页 |
4.3.3 FLASH 读写序列 | 第55-56页 |
4.4 测试环境及相关工具 | 第56页 |
4.5 测试内容及部分测试波形 | 第56-61页 |
4.5.1 测试内容 | 第56-57页 |
4.5.2 测试用列 | 第57页 |
4.5.3 仿真波形 | 第57-61页 |
第五章 总结与展望 | 第61-63页 |
5.1 论文总结 | 第61-62页 |
5.2 工作展望 | 第62-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-67页 |