首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--外部设备论文--接口装置、插件论文

基于SAE AS5643协议的1394总线接口子板虚拟平台验证

摘要第3-4页
Abstract第4页
第一章 绪论第7-19页
    1.0 研究的目的与意义第7页
    1.1 SAE AS5643 出现的背景第7-8页
    1.2 国内外研究现状第8-9页
        1.2.1 国外研究状况第8页
        1.2.2 国内研究状况第8-9页
    1.3 SAE AS5643 协议内容第9-19页
        1.3.1 使用异步流包第9页
        1.3.2 固定帧速率第9-10页
        1.3.3 通道号的静态分配第10页
        1.3.4 带宽预分配第10页
        1.3.5 纵向奇偶校验第10-11页
        1.3.6 循环冗余校验第11页
        1.3.7 匿名签署消息第11页
        1.3.8 数据格式第11-12页
        1.3.9 位序第12页
        1.3.10 数据编码第12页
        1.3.11 包大小第12-13页
        1.3.12 包格式第13-19页
第二章 1394总线接口子板概要设计第19-25页
    2.1 1394 总线接口子板概述第19页
    2.2 体系架构和主要功能第19-25页
        2.2.1 AS5643 协议处理模块第20-22页
        2.2.2 PCI 接口模块第22-25页
第三章 接口子板功能验证框架的搭架第25-33页
    3.1 虚拟平台搭建原理第25-28页
        3.1.1 设计流程第25-26页
        3.1.2 验证的定义及架构第26-27页
        3.1.3 平台搭建原则第27页
        3.1.4 功能验证流程第27-28页
    3.2 本次设计仿真测试环境搭建第28-33页
第四章 接口子板的仿真验证第33-61页
    4.1 主机模型第33-38页
        4.1.1 主机模型搭建第33页
        4.1.2 PCI 接口信号第33-35页
        4.1.3 PCI 总线命令第35页
        4.1.4 基本的 PCI 总线操作第35-37页
        4.1.5 PCI 总线结束的处理第37-38页
        4.1.6 PCI 错误处理第38页
    4.2 链路层模型第38-54页
        4.2.1 链路层功能模型搭建第38-39页
        4.2.2 链路层主机接口时序第39-42页
        4.2.3 事务层通过 DM 接口与其他节点间的数据交换第42-44页
        4.2.4 接受发送的数据格式第44-54页
    4.3 FLASH 模型第54-56页
        4.3.1 FLASH 接口信号第54页
        4.3.2 FLASH 接口时序第54-55页
        4.3.3 FLASH 读写序列第55-56页
    4.4 测试环境及相关工具第56页
    4.5 测试内容及部分测试波形第56-61页
        4.5.1 测试内容第56-57页
        4.5.2 测试用列第57页
        4.5.3 仿真波形第57-61页
第五章 总结与展望第61-63页
    5.1 论文总结第61-62页
    5.2 工作展望第62-63页
致谢第63-65页
参考文献第65-67页

论文共67页,点击 下载论文
上一篇:IEEE 1394物理层端口的设计与实现
下一篇:提取耳蜗熵值的语音可懂度客观评测算法研究