π/4-DQPSK调制解调的仿真和FPGA设计
摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-11页 |
·软件无线电技术简介 | 第7-8页 |
·π/4-DQPSK技术介绍 | 第8页 |
·π/4-DQPSK调制技术的发展 | 第8页 |
·本文的内容安排 | 第8-11页 |
第二章 π/4-DQPSK调制解调的实现 | 第11-21页 |
·π/4-DQPSK调制原理 | 第13-15页 |
·π/4-DQPSK解调原理 | 第15-19页 |
·π/4-DQPSK的FPGA实现 | 第19-20页 |
·本章小结 | 第20-21页 |
第三章 相关器的设计 | 第21-29页 |
·简单的相关器 | 第21-22页 |
·带过采样的相关器 | 第22-23页 |
·传统FIR结构和倒置型FIR结构对比 | 第23-24页 |
·基于D触发器(DFF)的并行相关器 | 第24-26页 |
·基于SRL16的并行相关器 | 第26-28页 |
·本章小结 | 第28-29页 |
第四章 位同步的实现 | 第29-37页 |
·同步的概念 | 第29-30页 |
·实现π/4-DQPSK位同步的基本方法 | 第30-36页 |
·本章小结 | 第36-37页 |
第五章 硬件测试结果和全文总结 | 第37-51页 |
·硬件总体描述 | 第37-38页 |
·具体模块与设计实现 | 第38-44页 |
·系统测试 | 第44-49页 |
·本章小结 | 第49-50页 |
·全文总结 | 第50-51页 |
致谢 | 第51-53页 |
参考文献 | 第53-54页 |