摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第1章 绪论 | 第12-28页 |
1.1 量子密码学 | 第12-13页 |
1.2 量子密钥分配 | 第13-25页 |
1.2.1 量子密钥分配的理论依据——量子理论对窃听者的限制 | 第13-14页 |
1.2.2 量子密钥分配的协议 | 第14-18页 |
1.2.3 量子密钥分配系统 | 第18-25页 |
1.3 量子密钥分配的发展现状及趋势 | 第25-26页 |
1.4 本论文的主要工作 | 第26-28页 |
第2章 基于SERDES的高速诱骗态量子密钥分配系统 | 第28-56页 |
2.1 系统原理 | 第28-37页 |
2.1.1 系统光源 | 第30页 |
2.1.2 编码 | 第30-33页 |
2.1.3 传输 | 第33-34页 |
2.1.4 探测 | 第34-36页 |
2.1.5 解码 | 第36-37页 |
2.1.6 密钥后处理 | 第37页 |
2.2 系统电子学设计 | 第37-40页 |
2.2.1 诱骗态IM驱动电压的产生 | 第38页 |
2.2.2 基于SFP光收发模块的同步方案 | 第38-40页 |
2.2.3 高速皮秒激光器驱动电压 | 第40页 |
2.2.4 新干涉环的硬件扫描驱动电压 | 第40页 |
2.3 系统软件设计 | 第40-47页 |
2.3.1 上位机与硬件电子学的交互 | 第40-41页 |
2.3.2 通信双方的网络交互 | 第41-43页 |
2.3.3 多线程的分工和合作 | 第43-46页 |
2.3.4 纠错和保密放大 | 第46-47页 |
2.4 电子学工作参数扫描方法 | 第47-56页 |
第3章 高速量子密钥分配系统的深入研究 | 第56-124页 |
3.1 系统速率进一步提高的可能性 | 第56-62页 |
3.1.1 脉冲重复频率 | 第57-59页 |
3.1.2 上位机与电子学之间的数据传输速率 | 第59-60页 |
3.1.3 对基速率 | 第60-61页 |
3.1.4 纠错算法效率 | 第61-62页 |
3.2 电子学工作频率的提高 | 第62-84页 |
3.2.1 电子学系统设计 | 第62-74页 |
3.2.2 FPGA主控逻辑设计 | 第74-84页 |
3.3 上位机与电子学之间的数据传输速率的提高 | 第84-85页 |
3.4 对基的硬件实现技术研究 | 第85-91页 |
3.4.1 对基流程分析 | 第85-87页 |
3.4.2 对基流程的硬件化实现方案 | 第87-91页 |
3.5 LDPC算法及其硬件实现研究 | 第91-112页 |
3.5.1 LDPC码简介 | 第92-93页 |
3.5.2 基于LDPC的QKD纠错流程 | 第93-94页 |
3.5.3 LDPC编码原理 | 第94-96页 |
3.5.4 LDPC译码原理 | 第96-101页 |
3.5.5 基于IEEE802.16e标准的LDPC码编码算法及硬件实现设计 | 第101-106页 |
3.5.6 基于IEEE802.16e标准的LDPC码译码算法及硬件实现设计 | 第106-112页 |
3.6 嵌入式节点系统 | 第112-124页 |
3.6.1 嵌入式系统硬件 | 第112-118页 |
3.6.2 嵌入式系统软件 | 第118-124页 |
第4章 系统调试和实验结果 | 第124-132页 |
4.1 基于诱骗态BB84相位编码系统测试 | 第124-128页 |
4.2 系统极限性能测试 | 第128-129页 |
4.3 800MHz系统电子学测试结果 | 第129-132页 |
第5章 总结和展望 | 第132-134页 |
5.1 总结 | 第132-133页 |
5.2 展望 | 第133-134页 |
参考文献 | 第134-140页 |
致谢 | 第140-142页 |
研究生期间发表的论文和专利 | 第142页 |