基于LVDS的数据收发系统研究与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-20页 |
1.1 研究背景 | 第16-17页 |
1.2 国内外研究现状 | 第17-18页 |
1.3 本文的主要内容和工作 | 第18-20页 |
第二章 系统框架及关键技术 | 第20-34页 |
2.1 系统框架设计 | 第20-21页 |
2.2 FPGA应用技术 | 第21-25页 |
2.2.1 FPGA技术简介 | 第21-23页 |
2.2.2 FPGA芯片选型 | 第23-25页 |
2.3 LVDS通信技术 | 第25-26页 |
2.4 SDRAM存储技术 | 第26-29页 |
2.4.1 SDRAM物理特性 | 第26-27页 |
2.4.2 SDRAM命令介绍 | 第27-29页 |
2.5 以太网通信技术 | 第29-32页 |
2.5.1 TCP/IP体系结构 | 第29-30页 |
2.5.2 UDP/IP协议系统 | 第30-32页 |
2.5.3 MAC层协议 | 第32页 |
2.6 本章小结 | 第32-34页 |
第三章 数据收发系统模块设计 | 第34-64页 |
3.1 LVDS接口模块 | 第34-39页 |
3.1.1 LVDS驱动器和接收器 | 第34-36页 |
3.1.2 LVDS接口模块设计 | 第36-39页 |
3.2 SDRAM缓存模块 | 第39-55页 |
3.2.1 SDRAM芯片选型 | 第39-41页 |
3.2.2 SDRAM基本操作时序 | 第41-44页 |
3.2.3 SDRAM模块设计分析 | 第44-45页 |
3.2.4 SDRAM控制器设计 | 第45-52页 |
3.2.5 FIFO控制模块设计 | 第52-55页 |
3.3 基于UDP/IP协议以太网模块 | 第55-62页 |
3.3.1 数据的封装与传递 | 第55页 |
3.3.2 以太网PHY芯片选型 | 第55-57页 |
3.3.3 以太网接口模块设计 | 第57-62页 |
3.4 本章小结 | 第62-64页 |
第四章 系统分析及测试 | 第64-70页 |
4.1 系统分析 | 第64-65页 |
4.2 系统测试 | 第65-69页 |
4.2.1 LVDS模块功能测试 | 第65-66页 |
4.2.2 SDRAM模块功能测试 | 第66-67页 |
4.2.3 以太网模块功能测试 | 第67-68页 |
4.2.4 系统整体功能测试 | 第68-69页 |
4.3 本章小结 | 第69-70页 |
第五章 总结与展望 | 第70-72页 |
参考文献 | 第72-76页 |
致谢 | 第76-78页 |
作者简介 | 第78-79页 |