摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-20页 |
1.1 引言 | 第8-9页 |
1.2 广电系统中数字音频和视频传输发展现状 | 第9-12页 |
1.3 ASIC设计的主要流程 | 第12-17页 |
1.3.1 集成电路产品的发展规律 | 第12-13页 |
1.3.2 ASIC的设计流程 | 第13-15页 |
1.3.3 FPGA设计流程 | 第15-17页 |
1.4 本文的选题意义及研究内容 | 第17-20页 |
1.4.1 本文的选题意义 | 第17页 |
1.4.2 课题研究内容 | 第17页 |
1.4.3 论文的结构 | 第17-20页 |
第2章 广电系统中数字视频和音频标准透析 | 第20-28页 |
2.1 数字分量信号标准 | 第20-23页 |
2.2 数字视频格式及音频嵌入可行性分析 | 第23-25页 |
2.3 数字音频格式标准——AES3 | 第25-26页 |
2.4 数字视音频嵌入标准——SMPTE272M | 第26-27页 |
2.5 本章小结 | 第27-28页 |
第3章 数字音频的嵌入与解嵌ASIC设计 | 第28-50页 |
3.1 数字音频的嵌入与解嵌系统设计 | 第28-34页 |
3.1.1 设计原理 | 第28-30页 |
3.1.2 预计功能 | 第30页 |
3.1.3 系统设计描述 | 第30-31页 |
3.1.4 设计流程 | 第31-34页 |
3.2 数字音频嵌入AES3编码设计 | 第34-46页 |
3.2.1 I2S解码器设计 | 第34-36页 |
3.2.2 AES3解码器设计 | 第36-40页 |
3.2.3 视频标准自动探测模块 | 第40页 |
3.2.4 音频包组探测模块 | 第40-41页 |
3.2.5 SDI解码模块设计 | 第41-42页 |
3.2.6 PLL及音频异步FIFO选取 | 第42-43页 |
3.2.7 数字音频编码及缓冲处理 | 第43-44页 |
3.2.8 数字音频嵌入主模块 | 第44-46页 |
3.3 数字音频解嵌AES3编码模块化设计 | 第46-49页 |
3.3.1 I2S编码器设计 | 第47-48页 |
3.3.2 AES3编码器设计 | 第48-49页 |
3.4 本章小结 | 第49-50页 |
第4章 软件设计及其仿真实现 | 第50-64页 |
4.1 系统HDL设计流程 | 第50-53页 |
4.1.1 FPGA开发流程 | 第50-53页 |
4.1.2 FPGA硬件系统描述 | 第53页 |
4.2 数字音频嵌入AES3的编码HDL实现及仿真 | 第53-58页 |
4.2.1 I2S解码器实现及仿真 | 第54-56页 |
4.2.2 AES3解码器实现及仿真 | 第56-57页 |
4.2.3 视频标准自动探测模块 | 第57-58页 |
4.2.4 音频包组探测模块 | 第58页 |
4.3 数字音频解嵌AES3的编码HDL实现及仿真 | 第58-62页 |
4.3.1 I2S编码器实现及仿真 | 第59-61页 |
4.3.2 AES3编码器实现及仿真 | 第61-62页 |
4.4 本章小结 | 第62-64页 |
第5章 ASIC测试 | 第64-76页 |
5.1 下载测试 | 第64-66页 |
5.1.1 下载检测方案 | 第64-66页 |
5.2 采样及其功能逻辑分析 | 第66-71页 |
5.2.1 功能分析 | 第66-67页 |
5.2.2 ASIC音频嵌入测试 | 第67-70页 |
5.2.3 ASIC音频解嵌测试 | 第70-71页 |
5.3 音频效果测试 | 第71-74页 |
5.4 本章小结 | 第74-76页 |
结论与展望 | 第76-78页 |
参考文献 | 第78-80页 |
致谢 | 第80页 |