首页--工业技术论文--无线电电子学、电信技术论文--通信论文--电声技术和语音信号处理论文--语音信号处理论文

基于FPGA数字音频嵌入和解嵌AES3音频编码研究与设计

摘要第4-5页
Abstract第5页
第1章 绪论第8-20页
    1.1 引言第8-9页
    1.2 广电系统中数字音频和视频传输发展现状第9-12页
    1.3 ASIC设计的主要流程第12-17页
        1.3.1 集成电路产品的发展规律第12-13页
        1.3.2 ASIC的设计流程第13-15页
        1.3.3 FPGA设计流程第15-17页
    1.4 本文的选题意义及研究内容第17-20页
        1.4.1 本文的选题意义第17页
        1.4.2 课题研究内容第17页
        1.4.3 论文的结构第17-20页
第2章 广电系统中数字视频和音频标准透析第20-28页
    2.1 数字分量信号标准第20-23页
    2.2 数字视频格式及音频嵌入可行性分析第23-25页
    2.3 数字音频格式标准——AES3第25-26页
    2.4 数字视音频嵌入标准——SMPTE272M第26-27页
    2.5 本章小结第27-28页
第3章 数字音频的嵌入与解嵌ASIC设计第28-50页
    3.1 数字音频的嵌入与解嵌系统设计第28-34页
        3.1.1 设计原理第28-30页
        3.1.2 预计功能第30页
        3.1.3 系统设计描述第30-31页
        3.1.4 设计流程第31-34页
    3.2 数字音频嵌入AES3编码设计第34-46页
        3.2.1 I2S解码器设计第34-36页
        3.2.2 AES3解码器设计第36-40页
        3.2.3 视频标准自动探测模块第40页
        3.2.4 音频包组探测模块第40-41页
        3.2.5 SDI解码模块设计第41-42页
        3.2.6 PLL及音频异步FIFO选取第42-43页
        3.2.7 数字音频编码及缓冲处理第43-44页
        3.2.8 数字音频嵌入主模块第44-46页
    3.3 数字音频解嵌AES3编码模块化设计第46-49页
        3.3.1 I2S编码器设计第47-48页
        3.3.2 AES3编码器设计第48-49页
    3.4 本章小结第49-50页
第4章 软件设计及其仿真实现第50-64页
    4.1 系统HDL设计流程第50-53页
        4.1.1 FPGA开发流程第50-53页
        4.1.2 FPGA硬件系统描述第53页
    4.2 数字音频嵌入AES3的编码HDL实现及仿真第53-58页
        4.2.1 I2S解码器实现及仿真第54-56页
        4.2.2 AES3解码器实现及仿真第56-57页
        4.2.3 视频标准自动探测模块第57-58页
        4.2.4 音频包组探测模块第58页
    4.3 数字音频解嵌AES3的编码HDL实现及仿真第58-62页
        4.3.1 I2S编码器实现及仿真第59-61页
        4.3.2 AES3编码器实现及仿真第61-62页
    4.4 本章小结第62-64页
第5章 ASIC测试第64-76页
    5.1 下载测试第64-66页
        5.1.1 下载检测方案第64-66页
    5.2 采样及其功能逻辑分析第66-71页
        5.2.1 功能分析第66-67页
        5.2.2 ASIC音频嵌入测试第67-70页
        5.2.3 ASIC音频解嵌测试第70-71页
    5.3 音频效果测试第71-74页
    5.4 本章小结第74-76页
结论与展望第76-78页
参考文献第78-80页
致谢第80页

论文共80页,点击 下载论文
上一篇:基于cluster态的量子签名研究
下一篇:多运营商多标准基站共站选址技术研究及建设方案设计