K波段锁相环路频率合成器的研究
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
符号对照表 | 第10-11页 |
缩略语对照表 | 第11-15页 |
第一章 绪论 | 第15-19页 |
1.1 项目研究的背景 | 第15-16页 |
1.2 锁相环频率合成器的应用 | 第16-17页 |
1.3 本论文的组织结构 | 第17-19页 |
第二章 电荷泵锁相环频率合成器的评价指标体系 | 第19-23页 |
2.1 频率范围和中心频率 | 第19页 |
2.2 信道宽度 | 第19页 |
2.3 频率精度 | 第19页 |
2.4 相位噪声与时钟抖动 | 第19-21页 |
2.4.1 相位噪声 | 第19-20页 |
2.4.2 时钟抖动 | 第20页 |
2.4.3 相位噪声与时钟抖动的关系 | 第20-21页 |
2.5 杂散 | 第21页 |
2.6 锁定时间 | 第21-22页 |
2.7 功耗、面积 | 第22页 |
2.8 本章小结 | 第22-23页 |
第三章 电荷泵锁相环频率合成器的环路分析 | 第23-31页 |
3.1 连续时间线性相位域模型 | 第23-24页 |
3.2 锁相环频率合成器的锁定过程分析 | 第24-25页 |
3.3 锁相环频率合成器的噪声贡献分析 | 第25-26页 |
3.4 环路滤波器的设计 | 第26-29页 |
3.5 本章小结 | 第29-31页 |
第四章 电荷泵锁相环频率合成器中压控振荡器的设计 | 第31-49页 |
4.1 振荡器原理与分类 | 第31-34页 |
4.1.1 振荡器的基本原理 | 第31页 |
4.1.2 振荡器的分类 | 第31-33页 |
4.1.3 压控振荡器 | 第33-34页 |
4.2 振荡器的相位噪声机制 | 第34-37页 |
4.2.1 线性时不变相噪模型 | 第34-36页 |
4.2.2 线性时变相噪模型 | 第36-37页 |
4.3 本文的LC压控振荡器电路设计 | 第37-48页 |
4.3.1 电容阵列 | 第39-41页 |
4.3.2 可变电容 | 第41-43页 |
4.3.3 片上平面螺旋电感设计 | 第43-44页 |
4.3.4 相位噪声优化方案 | 第44-46页 |
4.3.5 电路仿真、测试结果 | 第46-48页 |
4.4 本章小结 | 第48-49页 |
第五章 电荷泵锁相环频率合成器的其余部分设计 | 第49-65页 |
5.1 鉴频鉴相器 | 第49-51页 |
5.1.1 鉴频鉴相器基础 | 第49页 |
5.1.2 本文设计的鉴频鉴相器 | 第49-51页 |
5.2 电荷泵 | 第51-54页 |
5.2.1 电荷泵基础 | 第51-52页 |
5.2.2 本文设计的电荷泵 | 第52-54页 |
5.3 电流模逻辑分频器 | 第54-58页 |
5.3.1 电流模逻辑分频器基础 | 第54-55页 |
5.3.2 本文设计的电流模逻辑分频器 | 第55-58页 |
5.4 数字分频器链 | 第58-63页 |
5.4.1 双模预分频技术 | 第58-61页 |
5.4.2 分数分频器 | 第61-63页 |
5.5 本章小结 | 第63-65页 |
第六章 电荷泵锁相环频率合成器环路仿真 | 第65-69页 |
6.1 环路仿真 | 第65-66页 |
6.1.1 环路晶体管级的仿真 | 第65页 |
6.1.2 环路行为级的建模与仿真 | 第65-66页 |
6.2 版图设计考虑 | 第66-69页 |
第七章 结论 | 第69-71页 |
7.1 论文总结 | 第69页 |
7.2 技术展望 | 第69-71页 |
参考文献 | 第71-75页 |
致谢 | 第75-77页 |
作者简介 | 第77-78页 |